电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA862M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 862MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DA862M000DGR概述

CMOS/TTL Output Clock Oscillator, 862MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA862M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率862 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
《开关电源印制电路板(PCB)工程设计》
这本书很适合初级pcb设计或者开关电源设计工程师,内容由浅入深,循序渐进,对开关电源电路板设计的注意点介绍较详细,推荐大家下载看看。 书的介绍: 《开关电源印制电路板(PCB)工程设 ......
linjiang 下载中心专版
2.75W低成本USB充电器/适配器参考设计
设计特色 采用革新性控制概念,能够实现元件数量少、成本极低的解决方案  初级侧控制省去了次级侧控制器和光耦器  恒压(CV)精度:±5%  恒流(CC)精度:±10%  带迟滞恢复的过热保护功 ......
songbo 测试/测量
有新片子可以代替umc6538来输出复合视频信号??????????
有新片子可以代替umc6538来输出复合视频信号??????????...
k.n.521 嵌入式系统
奥迪A6电脑版内部构造解析,麻烦大神亲临指教
不知道论坛有哪些大神愿意分享以下干货 博世,大陆等知名企业的各种电脑版内部构造解析或者维修指导,比如,发动机模块,车身模块,变速箱模块,网管模块,脚步空间模块,整车控制模块,等...
万里烟云起 汽车电子
全国大学生电子设计大赛优秀作品——智能小车专辑
421851 智能小车专辑收录了历届参赛的97个优秀作品。还包含了设计智能小车的核心内容:导航、速度检测、角度传感器、自身定位、PID控制等。网友可以通过查阅本文集的资料,快速完成智能小车 ......
sigma 机器人开发
cache分析工具请教
CCS3.3中cache分析工具在硬仿的时候可以使用吗...
sooner272 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2450  1930  1245  1098  2126  40  29  10  15  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved