电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB355M000DGR

产品描述LVPECL Output Clock Oscillator, 355MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB355M000DGR概述

LVPECL Output Clock Oscillator, 355MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB355M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率355 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于差分电路的采样
小弟最近在做 一个关于电能测量这一块的东西, 在电压和电流信号采集的时候别人建议使用差分电路 为什么 不能够直接进行分压 采样嘛??后来去网上查了说是:抑制共模干扰。。。。想问问 大家 ......
xiaodanbao 测试/测量
易电源之我见
我们设计电源的时候,尤其是给线路板供电时,最常用也是觉得最可靠的方法就是:控制变压器 + 78xx(或者79XX)。原因很简单,控制变压器直接将220V或者380V外电转成交流20V或10V等工频低压,然 ......
aoxiaoche918 模拟与混合信号
麻烦各位大神帮忙一下好吗,对你们来说不难的
1、里程脉冲信号由外部0(INT0)输入,每来一个脉冲信号系统加0.1km,记录里程数; 2、采用定时器Tx的中断方式实现 10s的定时(但是开发板的最大定时时间为66ms左右); 4、当里程数达到保养 ......
919202089 51单片机
问一个关于调用CAN模块的库函数的问题
各位有没有用过TM4C系列单片机的CAN模块,在进入中断的时候是要读取CANINT寄存器的吧?用来确定当前的中断源。但是我看了一遍TIveware库函数关于CAN模块的使用说明,好像没有找到这一个库 ......
shiqiaocanxue 微控制器 MCU
LSM330DLC传感器读取问题
如题,小弟最近要捣鼓一下ST的这个传感器LSM330DLC,之前用的是开发板的套件。ST的有window平台的软件。 现在想自己用STM32F103来控制这个传感器,进行数据的读取。 不知道群里是否有其他高 ......
Farid stm32/stm8
输入输出端出现相位差的原因
运放输入输出端出现相位差的原因是什么?有什么方法可以用来消除或是减小相位差?...
farme 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 368  2138  2914  80  269  8  44  59  2  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved