电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

536AB106M250DG

产品描述Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)
产品类别无源元件   
文件大小475KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

536AB106M250DG在线购买

供应商 器件名称 价格 最低购买 库存  
536AB106M250DG - - 点击查看 点击购买

536AB106M250DG概述

Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)

536AB106M250DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Tray

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
Ordering Information:
See page 7.
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Enterprise servers
Networking
Telecommunications
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.2 5/16
Copyright © 2016 by Silicon Laboratories
Si535/536
stm32 fsmc总线操作nor flash时候的地址移位问题
#define ADDR_SHIFT(A) (Bank1_NOR2_ADDR + (2 * (A))) #define NOR_WRITE(Address, Data) (*(vu16 *)(Address) = (Data)) NOR_Status FSMC_NOR_EraseBlock(u32 BlockAddr) { NOR_WR ......
asd046012 stm32/stm8
如何选择传感器
我想买个传感器,采集脉搏信号,连接电源电路和放大滤波电路,有谁推荐一个便宜的给我?...
iwtxk_tq 嵌入式系统
MSP430 时钟模块时钟管理子函数
下边是msp430的时钟管理子函数,使用于大多数的MSP430芯片。 void Init_Clk(void) { unsigned char i; WDTCTL = WDTPW + WDTHOLD;//关闭看门狗 BCSCTL1 &= ~XT2OFF;//打开XT振荡器 ......
灞波儿奔 微控制器 MCU
学模拟+《运算放大器噪声优化手册》读书笔记〈六〉
本帖最后由 dontium 于 2015-1-23 11:11 编辑 跳跃噪声阅读笔记 跳跃噪声是双极性晶体管基极电流的突变或跳变,或是FET晶体管门限电压的跳变。又叫爆米花噪声,因为使用扬声器播放时,听 ......
一潭清水 模拟与混合信号
EEWORLD大学堂----Altera 2014技术巡展(4)Enpirion电源解决方案解决FPGA供电的挑战
Altera 2014技术巡展(4)Enpirion电源解决方案解决FPGA供电的挑战:https://training.eeworld.com.cn/course/2034Altera 2014技术巡展(4)Enpirion电源解决方案解决FPGA供电的挑战...
chenyy 电源技术
好心人看看.....
我想请问一下有哪些电能芯片是基于时分割乘法器的,大家用的比较普遍的。SA2005F是基于时分割技术的吗?...
tc72500 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2523  2413  36  1710  2092  11  14  4  38  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved