电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA99M0000DGR

产品描述LVPECL Output Clock Oscillator, 99MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA99M0000DGR概述

LVPECL Output Clock Oscillator, 99MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA99M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率99 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
直流电机的PWM驱动频率
直流电机的PWM驱动频率一般是多少?前几天调了一个电机的驱动电路,8K的频率MOS管老是烧,调到1K后就可以 ...
张志飞 模拟电子
ST MEMS传感器 官方中文技术文档汇总(持续更新)
欢迎对ST MEMS传感器感兴趣的网友,或者使用传感器的网友,相聚”ST传感器和无线交流群“。 微信扫码添加”helloeeworld“,对话:ST传感器,即可被拉入群。 ......
nmg MEMS传感器
直流电机的问题,,,求助
用AT89C2051来使四个继电器来分别控制四个直流电机的同时正反转,而且还要用到二极管来演示电机的工作情况,具体应该怎办??...
mshop 嵌入式系统
2410init.s中的疑问和分析
我发现在2410init.s中的“拷贝nand中内容到SDRAM”的这个代码是有问题的。理由如下: 我们知道nand中存在坏块的,但是第一个block肯定是好块,这个可以确认。 如果我我烧录的bin文件是低 ......
johnners 嵌入式系统
旧闻,知识产权的无奈
长此以来,国内仿货层出不穷,试问。是谁导致了这一现象?看看下面的转帖就可以了解国策了,在解放后的很长一段时期,我们一直是在仿制,到现在还是没有多少新的有技术含量的东西可以让别国仿制 ......
lopopo 聊聊、笑笑、闹闹
ccs6与matlab2013的连接
229104 请问,第三行的DSP\BIOS的路径该如何设置啊? ...
arslove 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1011  1462  2899  114  1342  18  20  10  12  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved