电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

597AF000242DG

产品描述VCXO Oscillators VCXO; Diff/SE; Quad Freq; 10-810 MHz
产品类别无源元件   
文件大小320KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

597AF000242DG在线购买

供应商 器件名称 价格 最低购买 库存  
597AF000242DG - - 点击查看 点击购买

597AF000242DG概述

VCXO Oscillators VCXO; Diff/SE; Quad Freq; 10-810 MHz

597AF000242DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
VCXO Oscillators
频率
Frequency
100 MHz
系列
Packaging
Tray

文档预览

下载PDF文档
Si597
Q
UAD
F
R E Q U E N C Y
V
O L TAG E
- C
O N T R O L L E D
C
RYSTAL
O
SCILLATOR
( V C X O ) 1 0
TO
810 MH
Z
Features
Available with any-frequency
output from 10 to 810 MHz
4 selectable output frequencies
3rd generation DSPLL
®
with
superior jitter performance
Internal fixed fundamental mode
crystal frequency ensures high
reliability and low aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
–40 to +85 ºC operating range
Si5602
Applications
Ordering Information:
See page 7.
SONET/SDH (OC-3/12/48)
Networking
SD/HD SDI/3G SDI video
OTN
Clock recovery and jitter cleanup PLLs
FPGA/ASIC clock generation
Description
The Si597 quad frequency VCXO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low-jitter clock for all output frequencies. The
Si597 is available with one of four pin-selectable ouput frequencies from 10
to 810 MHz. Unlike traditional VCXOs, where a different crystal is required
for each output frequency, the Si597 uses one fixed crystal to provide a wide
range of output frequencies. This IC-based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides supply noise rejection, simplifying
the task of generating low-jitter clocks in noisy environments. The Si597 IC-
based quad frequency VCXO is factory-configurable for a wide variety of
user specifications including frequencies, supply voltage, output format,
tuning slope, and absolute pull range (APR). Specific configurations are
factory programmed at time of shipment, thereby eliminating the long lead
times associated with custom oscillators.
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
V
C
1
6
V
DD
OE
2
5
CLK–
GND
3
8
FS[0]
4
CLK+
Functional Block Diagram
V
DD
P oo w e r S u p p ly F ilte rin g
P w e r S u p p ly F ilte rin g
OE
CLK+
F ixe d
F re q u e n cy
O s cilla to r
A n y F re q u e n c y
10–810 M H z
DSPLL
C lo c k S y n th e s is
CLK-
V
c
ADC
C o n tro l
GND
FS0
FS1
Rev. 1.0 12/11
Copyright © 2011 by Silicon Laboratories
Si597
求教allegro画丝印层和装配层的问题
各位大神,我现在在学习用allegro画封装,其中丝印层和装配层不是很清楚,不知道他们分别什么作用?如何确定尺寸、形状等?...
安圣基 PCB设计
深入理解MSP430单片机IO端口
一、MSP430单片机的端口概述 P1~P6每组有8个I/O 口,P3,P4,P5,P6具有I/O,及其它片内外设功能,每组具有4个寄存器。P1,P2除具有上述功能外还具有中断能力,每组具有7个寄存器。 二、PX端口 ......
tiankai001 微控制器 MCU
比较器固定阀值比较出现问题,负端Vref会被正端输入波形干扰
MAX913比较器,管脚1接+5V,2 3脚为正负输入,4 5 6接地,7 8为正反输出。 发现问题是3管脚的电压Vref稳不住,会受到2管脚的干扰。 把C10的10uf换成100uf也不管用。 原理图 354437 2脚输 ......
魔双月壁 模拟电子
我用的是de0-nano-soc,怎样配置NFS
root@socfpga:~# ifconfig eth0 192.168.0.10 root@socfpga:~# ping 192.168.0.7 PING 192.168.0.7 (192.168.0.7) 56(84) bytes of data. 64 bytes from 192.168.0.7: icmp_req=1 ttl=64 tim ......
e653996778 FPGA/CPLD
【TI首届低功耗设计大赛】MSP430FR5969学习中CCS6.0编译遇到问题
今天在学习库函数的时候遇到了这么个问题。 直接使用 __delay_cycles(400000);//延时 函数 是可以的,但是定义成如下方式就不行了 167942 会报错。提示为 #1530-D: (ULP 5.1) Det ......
lonerzf 微控制器 MCU
有谁知道一般的科学计算器用的是什么型号的CPU?51系列还是其它的呢?谢谢!
自己想搭个硬件平台做科学计算器,把自己的计算器拆开只看到一个裸片,一块大黑痣里面是啥都看不到郁闷!有人知道一般的科学计算器都用什么cpu来实现么,不知c51能不能符合要求,因为c51对浮点 ......
baidu123 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2494  98  328  2320  1500  51  2  7  47  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved