电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

535FB155M520DGR

产品描述Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)
产品类别无源元件   
文件大小475KB,共12页
制造商Silicon Laboratories
下载文档 详细参数 全文预览

535FB155M520DGR在线购买

供应商 器件名称 价格 最低购买 库存  
535FB155M520DGR - - 点击查看 点击购买

535FB155M520DGR概述

Standard Clock Oscillators Single Frequency XO, OE Pin 2 (OE Pin 1 CMOS)

535FB155M520DGR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Standard Clock Oscillators
系列
Packaging
Box

文档预览

下载PDF文档
S i 5 3 5 / 5 36
R
EVISION
D
U
L T R A
L
O W
J
ITTER
C
RYSTAL
O
SCILLATOR
(XO)
Features
Available with select frequencies from
Available with LVPECL and
100 MHz to 312.5 MHz
LVDS outputs
3
rd
generation DSPLL
®
with superior
3.3 and 2.5 V supply options
Industry-standard 5 x 7 mm
jitter performance and high-power
package and pinout
supply noise rejection
Pb-free/RoHS-compliant
3x better frequency stability than
SAW-based oscillators
Si5602
Applications
Ordering Information:
See page 7.
10/40/100G data centers
10G Ethernet switches/routers
Fibre channel/SAS/storage
Enterprise servers
Networking
Telecommunications
Description
The Si535/536 XO utilizes Silicon Labs’ advanced DSPLL
®
circuitry to
provide an ultra low jitter clock at high-speed differential frequencies. Unlike a
traditional XO, where a different crystal is required for each output frequency,
the Si535/536 uses one fixed crystal to provide a wide range of output
frequencies. This IC based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low jitter clocks in noisy environments typically found in
communication systems. The Si535/536 IC based XO is factory programmed
at time of shipment, thereby eliminating long lead times associated with
custom oscillators.
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
OE
2
5
CLK–
GND
3
4
CLK+
Si535
Functional Block Diagram
V
DD
CLK– CLK+
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si536
Fixed
Frequency
XO
100–312.5 MHz
DSPLL
®
Clock Synthesis
OE
GND
Rev. 1.2 5/16
Copyright © 2016 by Silicon Laboratories
Si535/536
在EVC中如何显示指定文件路径的BMP文件和JPG文件
我要用EVC4.0和POCKET2003开发一个小的应用程序,需要显示指定文件路径的BMP文件和JPG文件,ME刚用EVC不久,请各位高手多多指教!!...
naphu 嵌入式系统
0分帖子~~~
0...
FZHIJIAN 嵌入式系统
两个单片机通信的问题
在试验中,我用两个430通信,在接收端始终不能进入接收中断,我用示波器看管脚是有波形的,波特率也再三检查没有问题,也开了接收中断和总中断,请问大家还可能有什么原因导致这种情况发生?...
xxqqxxqq2211523 微控制器 MCU
ANT+性能扭转手机局势
索尼爱立信手机中ANT+性能使14万以上的设备解除硬件锁,释放多余数据。 Sony Ericsson使ULP的可行性大大提高了,手机公司决定在Xperia arc 智能手机里装置Texas Instruments WiLink6.0 triple- ......
nordic 无线连接
分享一个我用了2年半的Makefile模板
本帖最后由 lzwml 于 2017-3-12 11:27 编辑 此内容由EEWORLD论坛网友lzwml原创,如需转载或用于商业用途需征得作者同意并注明出处 从2014年正式开启linux征程,从终端上打印出 “Hell ......
lzwml Linux开发
【ESP32-S2-Kaluga-1测评】4、触摸音频播放测试
本帖最后由 justd0 于 2020-9-2 22:54 编辑 ESP32-S2-Kaluga-1开发套件很多媒体啊,带了外放。 touch_audio例程按照说明文档烧写到板子中,按下paly键之后, 居然响起了那首经典的光辉 ......
justd0 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 394  594  478  1394  2555  9  1  35  45  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved