电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

598CCC000654DG

产品描述Programmable Oscillators PROGRAMMABLE XO 0.5ps RMS JTR NCNR
产品类别无源元件   
文件大小515KB,共28页
制造商Silicon Laboratories
标准
下载文档 详细参数 全文预览

598CCC000654DG在线购买

供应商 器件名称 价格 最低购买 库存  
598CCC000654DG - - 点击查看 点击购买

598CCC000654DG概述

Programmable Oscillators PROGRAMMABLE XO 0.5ps RMS JTR NCNR

598CCC000654DG规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Programmable Oscillators
RoHSDetails
产品
Product
XO
系列
Packaging
Tray
工厂包装数量
Factory Pack Quantity
50

文档预览

下载PDF文档
Si 5 9 8 / S i 5 9 9
10–810 M H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Features
I
2
C programmable output
frequencies from 10 to 810 MHz
0.5 ps RMS phase jitter
Superior power supply rejection:
0.3–0.4 ps additive jitter
Available LVPECL, CMOS, LVDS,
and CML outputs
1.8, 2.5, or 3.3 V supply
Pin- and register-compatible with
Si570/571
Programmable with 28 parts per
trillion frequency resolution
Integrated crystal provides stability
and low phase noise
Frequency changes up to
±3500 ppm are glitchless
–40 to 85 °C operation
Industry-standard 5x7 mm package
Si5602
Applications
Ordering Information:
SONET / SDH / xDSL
Ethernet / Fibre Channel
3G SDI / HD SDI
Multi-rate PLLs
Multi-rate reference clocks
Frequency margining
Digital PLLs
CPU / FPGA FIFO control
Adaptive synchronization
Agile RF local oscillators
See page 22.
Pin Assignments:
See page 21.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
Description
The Si598 XO/Si599 VCXO utilizes Silicon Laboratories' advanced DSPLL®
circuitry to provide a low-jitter clock at any frequency. They are user-
programmable to any output frequency from 10 to 810 MHz with 28 parts per
trillion (PPT) resolution. The device is programmed via a 2-pin I
2
C compatible
serial interface. The wide frequency range and ultra-fine programming resolution
make these devices ideal for applications that require in-circuit dynamic frequency
adjustments or multi-rate operation with non-integer related rates. Using an
integrated crystal, these devices provide stable low jitter frequency synthesis and
replace multiple XOs, clock generators, and DAC controlled VCXOs.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
OE
Power Supply Filtering
Si598
SDA
Fixed
Frequency
Oscillator
Any Frequency
DSPLL®
10 to 810 MHz
Clock Synthesis
CLK+
CLK–
7
V
C
1
2
3
8
SCL
6
5
4
V
DD
Vc
(Si599)
OE
CLK–
CLK+
ADC
I2C Interface
GND
SDA
SCL
GND
Si599
Rev. 1.0 11/11
Copyright © 2011 by Silicon Laboratories
Si598/Si599
快一周了,vs2005调试dll,总是看不到调试信息,有人遇到过吗?
我现在用vs2005(打sp1或者不打sp1)+mobile 6或者ppc 2003 (语言c++) 1.创建一个app应用程序和一个dll 2.app里调用dll里的函数。 3.在dll调试时,在dll函数里定义的局部变量,无法看到调 ......
heljean 嵌入式系统
试穿踩屎鞋,小跑10KM!
败了一双亚瑟士的N18,俗称“踩屎鞋”,穿上试跑了一次,小跑10Km,落脚的缓震确实好很多,但是我总感觉脚面压迫感很强,鞋带紧了? 321628 ...
chenzhufly 聊聊、笑笑、闹闹
PCB线路板交叉布线的处理方式
  在双面PCB板中,凡遇到连线交叉时可利用正反面布线解决。在单面的线路板设计中,有些线路无法连接时,常会用到跨接线,在初学者中,跨接线常是随意的,有长有短,这会给生产上带来不便。放 ......
捷配pcb打样快 PCB设计
用锁相环MC145152 VCOMC1648 分频器MC12022做的PLL高频信号发生器
学校规定在10M到15M之间,输输出频率稳定且可控,能够实现100k的频率步进,实验结果蛮好的,基本上误差只在小数点后面第4位上。目前只是用单面板和杜邦线直接连接起来的,没用PCB,没用用单片机 ......
江汉大学南瓜 FPGA/CPLD
KiCad 批量为元件添加封装
本帖最后由 qwqwqw2088 于 2021-3-10 08:51 编辑 有时候有大量的电阻电容LED等封装是重复的,如果一个个添加效率就太低了,我们可以批量进行添加 1、首先对其中一个元件选择封装,右键-属 ......
qwqwqw2088 PCB设计
关于AM335X的触摸驱动问题
使用TI am335x触摸驱动,在打脉冲电压情况下,触摸会无效不能点击,而且停止脉冲时,也无法恢复到正常状态,软件查看是无法再进到中断函数里了,而且失效时示波器测量触摸引脚时,发现4个 ......
CLE DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 538  2336  2294  1059  2656  56  11  21  31  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved