电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB518M000DG

产品描述CMOS/TTL Output Clock Oscillator, 518MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QB518M000DG概述

CMOS/TTL Output Clock Oscillator, 518MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB518M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率518 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
常见运放型号知识
常见运放型号知识 CA3130 高输入阻抗运算放大器Intersil CA3140 高输入阻抗运算放大器 CD4573 四可编程运算放大器 MC14573 ICL7650 斩波稳零放大器 LF347(NS) 带宽四运算放大器 ......
fish001 模拟与混合信号
什么是4-20mA信号,为什么以此信号为标准?
远距离传输模拟信号,使用电压方式显然不合理,因为有线路消耗存在压降,当然有些人说可以以高传输阻抗减少传输电流来降低压降的影响,但是系统的抗干扰能力大大降低。 把敏感器件的信号转换成 ......
eeleader 工业自动化与控制
s7-300 siemens840d 的STL语言是用C,C++,C#语言的哪一种?
s7-300 siemens840d 的STL语言是用C,C++,C#语言的哪一种?又或者是自己独立的语言,或者是别的什么语言? 学习哪一种语言能会s7-300 siemens840d STL编程,与单片机语言有联系吗?...
owjh 工业自动化与控制
一种改进的数字图像模糊增强算法
DSP图像算法资料分享...
jillylm DSP 与 ARM 处理器
Getting Started with the MSP430 LaunchPad
90407LaunchPad官方文档:victory::victory: ...
568581185 TI技术论坛
科奥智能设备有限公司有人熟悉吗?
科奥智能设备有限公司有人熟悉吗? 悬赏分:5 - 离问题结束还有 11 天 4 小时 科奥智能设备有限公司是生产COE-I01、COE-I02系列视频服务器的高科技公司。现因业务发展需要,招聘业务经理一名 ......
eleclike 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2920  92  623  850  2617  41  44  4  27  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved