电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QB287M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 287MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QB287M000DGR概述

CMOS/TTL Output Clock Oscillator, 287MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QB287M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率287 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
Qorvo® 利用功能强大的新款多次可编程 PMIC 提升性能
移动应用、基础设施与航空航天、国防应用中 RF 创新解决方案的领先供应商 Qorvo®(纳斯达克代码:QRVO)进一步扩展多重时间可编程 PMIC 系列,推出公司首款恒定导通时间(COT)可编程电源管理 ......
石榴姐 无线连接
难忘2017,迎接2018,年终总结 ,新年展望!
本帖最后由 damiaa 于 2018-1-5 09:19 编辑 难忘2017,迎接2018,年终总结 ,新年展望! 又到了一年的最末,新年的开始了。是高兴,亦或 ......
damiaa 聊聊、笑笑、闹闹
菜鸟请教
请问:eboot.bin,eboot.nbo,NK.bin,NK.nbo各有什么作用?...
mpc 嵌入式系统
FAQ_ 一些板子醒来后不能正常工作
本文作者:ST工程师Joshua Zhu 点击下载pdf文档查看:442321 关键词:S2-LP, sub 1GHZ 问题: 一些客户反馈:一些板子醒来后不能正常工作, 原理图如下: 442322 ST工程师回 ......
nmg 意法半导体-低功耗射频
TMC2310 DSP芯片在水下目标检测与参数估计中的应用
了解TMC2310芯片的主要特点、功能及其结构,给出了采用该芯片的水声信号处理系统电路原理框图和软件设计流程。该水声信号处理系统可对水下目标进行实时高速检测和参量估计,已在最近几年进行 ......
Aguilera 微控制器 MCU
一些有关电子赛的好资料
本帖最后由 paulhyde 于 2014-9-15 09:28 编辑 一些有关电子赛的好资料 ...
qpzianeng 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2042  512  1296  677  1220  5  11  34  37  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved