电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KA934M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 934MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KA934M000DGR概述

CMOS/TTL Output Clock Oscillator, 934MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KA934M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率934 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
SK海力士年终奖“只发”17个月工资引发员工不满
401055 据韩联社援引相关媒体报道称,去年创业绩新高的SK海力士将于1月30日至2月1日向管理岗员工发放高达基本工资17倍的绩效奖金。因工会前日开会否决了与资方进行集体谈判达成的包括发放17个 ......
eric_wang 聊聊、笑笑、闹闹
PIC16f877
谁有C语言写的A/D转换程序啊?让我参考参考(PIC16F877) 本帖最后由 烟雨 于 2011-3-10 15:16 编辑 ]...
烟雨 Microchip MCU
一起玩树莓派3 + 使用Simulink开发树莓派嵌入式应用(基于模型的设计)
本帖最后由 mars4zhu 于 2016-11-29 14:59 编辑 Simulink通过模块化的模型设计,使得嵌入式系统开发不受限于手工编码。而是基于模型的设计。 如图,建模如下: 269278 269282 2692 ......
mars4zhu 嵌入式系统
有那位同学做过————基于FPGA的变频调速么???
老师交待个题目,是基于FPGA的变频调速的,不知道有没有哪位同学做过,请给点指点,多谢~~...
tiangewen@fpga FPGA/CPLD
关于GSM模块和单片机问题
我想确定一个问题,就是:是不是我把卡A放到GSM模块中··然后程序里定义的手机号码B··然后卡A发短信噶B呢? 一下是我几个AT指令: unsigned char code mode= "AT+CMGF=1 "; // 即 <CR> ......
jasminebilin 51单片机
单片机各种程序
单片机各种程序...
zhfuno 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2772  725  1775  998  2159  18  16  26  19  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved