电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA1350M00DG

产品描述LVDS Output Clock Oscillator, 1350MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA1350M00DG概述

LVDS Output Clock Oscillator, 1350MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA1350M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1350 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
根据要求发发E金币买的奖品
买不起电子书阅读器,就直接买点书吧 买了5本,本来想着要拍封面的,不过后来不小心先包了封皮,只好转贴官网的图片,自己拍的照片只能封皮内页了 谢谢EEWORLD,谢谢珑珑 大家多参与多贡献 ......
wangfuchong 聊聊、笑笑、闹闹
嵌入式开发求选硬件!!!
本人现转嵌入式开发,想先选择一款硬件产品平台,对情况不是很了解,请大家帮帮忙。 要求是:CPU尽可能的高,是要转动三维游戏的(目前最高的嵌入式芯片可达到1.0G);屏幕大; 另外现在智能 ......
xjtuwxf 嵌入式系统
Windows CE.NET 4.1 SDK 急用!!!
目前要做一个PDA的开发,这个PDA是用的Windows CE.NET 4.1,,我这里没有相应的SDK,应用软件无法开发下去,,大家帮帮忙,知道哪里有下载的就告诉一下,,或者您这里有,我们私下联系.谢谢!!...
hdjun1983 嵌入式系统
ADI RF手册
120711...
damiaa ADI 工业技术
有人用自己的开发板通过UVC驱动的USB camera采集到640*480的图像吗?
如题 有人用自己的开发板通过UVC驱动的USB camera采集到640*480的图像吗? 我自己用的是TI AM335X STARTER KIT套件(linux kernel 3.2),用V4L2 API采集640*480的YUV2(YUV422)视频,程序在P ......
powerxlgood 嵌入式系统
我的EEWorld 2018 年终总结 @【聊聊、笑笑、闹闹】
掐指算来,成为EEWorld坛友好几年了,感受颇多: EEWorld社区活动很多,对工程师帮助很大,通过各类活动可以了解一些新的产品和新的技术,了解技术发展趋势。 在EEWorld社区可以下载很多资料 ......
1055875333 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1627  2567  2437  1414  2492  27  46  14  13  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved