电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DB1106M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1106MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DB1106M00DG概述

CMOS/TTL Output Clock Oscillator, 1106MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DB1106M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1106 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于linux下的mapinfo地图使用
现在在做一个导航系统 是基于linux的,然后现在能得到的地图只有mapinfo的 我想问下那个在linux下是否可以像在windows下一样正常使用mapinfo? 各位有经验的帮忙下` 谢谢...
luotuo52 Linux开发
忆阻器大讨论
近期,EEWORLD将推出一个 忆阻器 的专题。 以下,有一篇关于忆阻器的大讨论,抛砖引玉, 希望大家积极来参与~~ 忆阻器惊艳现身 ......
辛昕 模拟电子
简历与面试
本帖最后由 paulhyde 于 2014-9-15 03:51 编辑 该找工作了,简历将是一项很重要的事,不知那些前辈们可否将一些简历、面试的经验与我们分享一下。 看看我们需要注意什么? 谢谢! 同时也祝 ......
风亦路 电子竞赛
请教,W77E58 的使用问题
keil 51 + C51 使用片内SRAM,无片外RAM。 在仿真时遇到一些问题,例如: 某个变量定义的影响: uchar data a; //程序能正常运行 uchar xdata a; //程序不能正常运行 除了 PMR |= ......
ywdxll 嵌入式系统
C28x做 FFT和CFFT 需要的Cycle
C28x做 FFT和CFFT 需要的Cycle...
hansonhe 微控制器 MCU
双排可拔插式接头的封装问题
想找到如图中,这样双排可拔插式的连接器,的3D封装文件 ,即.stp文件 这个应该是Phoenix Contact公司的产品 但是在它的官网上,通过连接器这个大类进去,找不到这样的双排连接器 谁能 ......
shaorc PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1774  662  577  1807  1818  45  43  25  49  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved