电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HA988M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 988MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HA988M000DGR概述

CMOS/TTL Output Clock Oscillator, 988MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HA988M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率988 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【我给xilinx资源中心做贡献】SDI应用
SDI应用spartan6实现的三种速率的SDI: 几乎是step by step,非常好的资料...
wanghongyang FPGA/CPLD
中嵌学院-嵌入式暑期就业培训班(真正保证100%就业)
中嵌学院-暑期就业直通车培训课-保证100%就业贺! 中嵌教育全新升级改版,强势推出”中嵌学院”专业品牌。中嵌学院联合各签约企业精心打造…….!暑期嵌入式就业培训特色课程,为你提供高质 ......
cctv200807 求职招聘
寻找新鲜事物! 汽车电子新品、新技术
汽车电子新品、新技术 车身电子 1. 轮胎增强材料状态分析以及空洞共鸣预测新技术问世 https://bbs.eeworld.com.cn/thread-2259-1-43.html 2. 汽车行驶记录仪中USB HOST技术https://bbs. ......
panzheng57 汽车电子
【我给xilinx资源中心做贡献】实现基于CPLD的CCD采集系统设计源码
实现基于CPLD的CCD采集系统设计源码这个写的真不错...
wanghongyang FPGA/CPLD
Helper2416-32——Linux_Programing——输入输出重定向
本帖最后由 yuanlai2010 于 2014-8-12 12:15 编辑 输入输出重定向参与Helper2416开发板助学计划心得 通常在命令行中我们可以通过”>”运算符把标准输出重定向到文件: 如前面文件编程中所 ......
yuanlai2010 嵌入式系统
常用开关电源拓扑演进
常用开关电源拓扑演进 一、概述 直流变换器按输入与输出是否有电气隔离可分为两类:没有电气隔离的称为非隔离的直流变换器,有电气隔离的称为隔离的直流变换器。 基本的非隔离开关电 ......
木犯001号 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 970  152  689  700  812  49  5  47  13  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved