电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SB1053M00DG

产品描述LVDS Output Clock Oscillator, 1053MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SB1053M00DG概述

LVDS Output Clock Oscillator, 1053MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SB1053M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1053 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
开关电源接通时出现的尖峰波问题
请教大家一个问题,如何解决开关电源接通时出现的尖峰波?非常感谢...
feixiang 电源技术
zigbee串口中断法中是如果发送数据的?
串口写和读函数都是从缓冲区中读取数据。在中断模式下以中断的方式实现接收和发送缓冲区与UXDBUF间的数据传送。对于接收数据,此中断可以由接收到的第一个字节触发接收中断,但是对于发送数据, ......
panxm916 无线连接
AC/AC变换的基本原理
图4.1(a)所示为AC/AC变换器的原理电路图。实际上是由正组(P)双半波变流器和负组(N)双半波变流器反并联组成的。正组由V1和V2组成,负组由V3和V4组成。 当正组工作时,分别触发V1和V2使之导 ......
zbz0529 电源技术
世健公司提供ADI汽车传感器和传感器接口解决方案
应用描述 为了符合新出台的法规要求,提高燃油经济性和减少排放,汽车必须更加环保。只有通过改进传统内燃机效率,才能满足这些要求,这一目标要通过改进燃烧传感和控制性能付诸实现,因而需要 ......
gaoyang9992006 ADI 工业技术
一周精彩回顾:2017.12.4-2017.12.10
hello,早上好~现在是一周回顾时间,快来看看都有哪些精彩好料把~精彩好贴推荐: @辛昕 因为乱改代码而被炒鱿鱼甚至祭天的程序员 所谓“乱改”,这里指的并不是那种恶意故意乱改搞破坏 ......
okhxyyo 聊聊、笑笑、闹闹
4G/5G智能机最佳实践:如何实现孔径调谐?(下)
日前,我们发布了题为《4G/5G智能机最佳实践:如何实现孔径调谐?(上)》的白皮书。文中我们介绍了当下手机天线设计带来的挑战并初步谈了一下解决问题的思路。在今天,我们会给大家带来更深入的 ......
alan000345 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2790  2325  1758  1044  1899  12  59  55  17  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved