电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACHB49.408/19.440

产品描述PLL/Frequency Synthesis Circuit,
产品类别信号电路   
文件大小156KB,共7页
制造商Pericom Technology Inc
下载文档 详细参数 全文预览

PT7V4050TACHB49.408/19.440概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACHB49.408/19.440规格参数

参数名称属性值
厂商名称Pericom Technology Inc
包装说明,
Reach Compliance Codeunknown
Is SamacsysN
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
msp430学习笔记之uart
1 相关知识 MSP430系列,usart模块的波特率值设定是通过以下三个参数决定的:UxBR0,UxBR1,UxMCTL 波特率=BRCLK/N BRCLK:时钟源,可以通过寄存器设定何为时钟源; N:波特率产生的分频 ......
灞波儿奔 微控制器 MCU
名企女白领:如何让你的简历脱颖而出
  前几天,我在微博上发了条消息,想招个认真负责、细心踏实的实习生。可是我收到的简历,每个人都说自己踏实靠谱,但没有一个人投简历的时候愿意在邮件的正文部分写几句话,哪怕很不情愿的客 ......
ESD技术咨询 工作这点儿事
第一次用FBGA芯片,请教下线宽和线距不够怎么办
375644 375643 嘉立创网上写的单双面板最小支持5mil 所以我把线宽和间距都设置为5mil。芯片根据手册画的,焊盘0.35mm,间距0.65mm 但是这样会报错,这种情况怎么办?改用四层板吗?把焊盘直 ......
z45217 PCB设计
请教大侠们!怎样提高Vxworks的计算速度?用来做大量傅立叶变换
小弟用的Vxwoks5.4 tornado2.02 目标机是 P4 2.4G 512M 现在客户要求要进行运算量比较大的傅立叶变换,结果存在数组里,要求几毫秒内完成,并完成定时更新,我编程序计算了一下,发现要三百毫秒 ......
zhang223 实时操作系统RTOS
FSM+MLC配合使用疑問
如何在FSM中判斷決策樹的輸出結果?假設決策樹輸出0,1,2,如何將三個狀態一一分出來? ...
12377706 MEMS传感器
如何在vs2005下面编译iperf
小弟准备测试下网络性能,下了Iperf源代码。要用在ARMV4I wince 6.0平台上。 但是不知道怎么在VS2005下面编译 目前bsp的SDK已经导出,下一步就不会操作了 哪位老大有成功的经验,分享下,多 ......
ysc_54188 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1487  2307  1400  1430  100  9  33  25  39  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved