电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AC1103M00DGR

产品描述LVPECL Output Clock Oscillator, 1103MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AC1103M00DGR概述

LVPECL Output Clock Oscillator, 1103MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AC1103M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1103 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
STM32选型遇到问题
产品功能 需要以太网通信 SD/MMC 及至少2路 RS485 开始选择了STM32F107 主要看中了它的以太网功能 但现在又几个问题 是同时要接C STN彩屏 以及并口的4Mb 铁电4片 (存大量频繁需要一 ......
lvzyu stm32/stm8
ARM主控+FPGA实现AD转换
新手求各位前辈指教,我是一名学生,目前在做一个小课题,利用ARM主控,将FPGA作为一个外设挂载在ARM上,ARM和FPGA之间需要用地址线和数据线相连。我参考了一些资料,数据线大多数都用了16位的 ......
qrswll FPGA/CPLD
请问Wince 6.0中支持atl oledb吗?
请问Wince 6.0中支持atl oledb操作sqlce3.0数据库吗?...
dnvtaje 嵌入式系统
祝福论坛里的朋友们新年快乐
新年行大运,马到功成. 感谢大家一年的合作和支持. ...
besk 汽车电子
ADuCM360的PCB板,基本搞定了
因为,为了少出经费,做的是10cm X 10cm 的板子,板上放了其它一些东西---特别是TI的IC,所以,耽误了好久。 这个是整个的板子: 113758 这个是ADuCM360部分: 113759 本帖最 ......
dontium ADI 工业技术
寻找BSDL(边界扫描描述语言)个案分享
近来在FPGA原厂的网站上,勾起了BSDL这个词的回忆,大学刚开始学习FPGA的时候,考试还出过相关的填空题,所以有点印象,但从此对这个感念没有进行过分析和应用。这次碰上这个词特别有感觉,所以 ......
fsyicheng FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 94  1748  1634  904  1697  4  14  39  17  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved