电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB918M000BGR

产品描述LVPECL Output Clock Oscillator, 918MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB918M000BGR概述

LVPECL Output Clock Oscillator, 918MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB918M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率918 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
【求助】关于USART通信模块的波特率设置
近日在编写异步通讯程序时遇到了困难,无论如何都无法发送数据,怀疑是波特率设置的问题,请大家帮忙看看我的设置是不是有错呀,我选用msp430f123的DCO做时钟源可以吗?DCO默认的准确频率是多少 ......
sailorking 微控制器 MCU
流明学习笔记之十四OLED点亮
好像三国时刘备得荆州,并没费多少兵马,原因很简单,周瑜打的荆州,第二天让士兵换上新衣服刚想进城,一声炮响,赵云在城头上出现了,周瑜气恼地问,你怎么进的城,赵云说奉我家丞相之令,转 ......
ddllxxrr 微控制器 MCU
wince6.0内核态驱动如何监测API
我用的ARM开发板,wince6.0,NK是自己定制的 项目为了加密需要监测几个API函数,例如Loadlibrary,实现在其被调用的时候监测到调用线程等功能。 现在思路是做一个驱动,把它加载到内核虚拟 ......
yazi 嵌入式系统
EEWORLD大学堂----直播回放 : Microchip 通过 TrustFlex 安全元件和 Microsoft Azure 实现安全身份验证
直播回放 : Microchip 通过 TrustFlex 安全元件和 Microsoft Azure 实现安全身份验证:https://training.eeworld.com.cn/course/5669...
hi5 综合技术交流
做电源的一些企业,我就知道这些,请大家补充
有台达、雅达、光宝、赛尔康、飞煌世亚、航嘉、明纬、冠德、帝闻 哪些比较好呢?大家都来说说吧。...
小娜 电源技术
谁送一个Platform Builder给我?
什么版本都可以 多谢了 网上找到的只能是emulator的 用不了 topperxin@126.com祥谈...
licaiquan77 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1838  1953  986  1029  2016  29  4  10  30  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved