电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC726M000DG

产品描述LVDS Output Clock Oscillator, 726MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BC726M000DG概述

LVDS Output Clock Oscillator, 726MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC726M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率726 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
打印机指令集
请问下哪里可以hp 1020 打印机的指令集,打电话给 hp北京,说不提供....
david_yjd 嵌入式系统
FREESCALE K10 如何对内部配置的EEPROM编程
请教: Freescale Kinetis系列 如何对内部配置的EEPROM编程 可以用SPI OR I2C 方式吗 请高手讲解或提供样例学习之。不甚感谢!...
hy777 NXP MCU
请教:24V蓄电池恒压阶段充电到多少V转为恒压?
24V蓄电池恒压阶段充电到多少V转为恒压? ...
肖柳子 模拟与混合信号
传统差动放大器的缺点及解决方案
经典的分立差动放大器设计非常简单,一个运算放大器和四电阻网络有何复杂之处?经典的四电阻差动放大器如图1所示,但是这种电路的性能可能不像设计人员想要的那么好。本文从实际生产设计出发 ......
fish001 模拟与混合信号
evc 写的MFC程序,现在想改为2005下,难度有多大?
evc写程序,真是及其不方便!(其实还有令人讨厌的MFC) 编译,配置环境,十分啰嗦。 开发工具对于软件开发的影响有多大,想必大家都很清楚。 现在要问的是,如果,把它移植到2005下 ......
geoffreylee599 嵌入式系统
电话远程控制系统改进版
经过各位高手的指点,本人已经将电路中的一些错误得已改正,现将拿出来给大家看看有什么地方还需改进,本人将会继续对其改进,谢谢大家的指点和建议。希望各位能继续给小弟提点建议,本人在此先 ......
TSB51 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 982  1835  564  190  1572  12  27  49  38  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved