电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

222237514302

产品描述Film Capacitors KP/MKP 3nF 5% 630Vdc Pitch 15mm
产品类别无源元件    电容器   
文件大小238KB,共28页
制造商Vishay(威世)
官网地址http://www.vishay.com
标准
下载文档 详细参数 全文预览

222237514302在线购买

供应商 器件名称 价格 最低购买 库存  
222237514302 - - 点击查看 点击购买

222237514302概述

Film Capacitors KP/MKP 3nF 5% 630Vdc Pitch 15mm

222237514302规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Vishay(威世)
包装说明, 7320
Reach Compliance Codeunknown
ECCN代码EAR99
电容0.003 µF
电容器类型FILM CAPACITOR
介电材料POLYPROPYLENE
高度14 mm
JESD-609代码e3
长度18.5 mm
制造商序列号KP/MKP375
安装特点THROUGH HOLE MOUNT
负容差5%
端子数量2
最高工作温度85 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
封装形式Radial
包装方法BULK
正容差5%
额定(AC)电压(URac)300 V
额定(直流)电压(URdc)630 V
系列BFC2(14,15MM)
尺寸代码7320
表面贴装NO
端子面层Matte Tin (Sn)
端子节距15 mm
端子形状WIRE
宽度5 mm

文档预览

下载PDF文档
KP/MKP 375
www.vishay.com
Vishay BCcomponents
AC and Pulse Metallized Polypropylene Film Capacitors
KP/MKP Radial Lacquered Type
l
seating
plane (1)
α°
w
h
l
w
h'
FEATURES
• 10 mm to 27.5 mm pitch
• Supplied loose in box (including lock lead
versions) and taped
Ø dt
(2)
P
lt
A
Ø dt
10
F'
(3)
F
H
• Bent back version for automatic insertion
available
• Material categorization: for definitions of
compliance please see
www.vishay.com/doc?99912
15
Dimensions in mm
(1) Hole Ø 1.3 for d
t
= 0.8 mm
(2) 0 ≤
α
< 50°
(3) |F - F’| < 0.3 mm
F = 7.5 + 0.6 / - 0.1 mm
(4) A = 2.0 + 1.0 / - 0.5 mm for 10 mm pitch
A = 2.5 + 1.5 / - 0.5 mm for 15 mm pitch
A = 2.5 + 1.4 / - 0.5 mm for pitch > 22.5 mm
ENCAPSULATION
Flame retardant epoxy material
(Class UL 94 V-0)
CLIMATIC TESTING CLASS ACCORDING TO
IEC 60068-1
55/105/56
l
double
conical
hole
1.6
lt
> 0.5
A
Dimensions in mm
P
A
w
h
β β
ϒ ϒ
magnified view
direction A
β
≤ 15
CAPACITANCE RANGE (E24 SERIES)
0.1 nF to 270 nF
Ø dt
CAPACITANCE TOLERANCE
± 5 %; ± 3.5 %
LEADS
Tinned wire
APPLICATIONS
Where high currents and steep pulses occur. For deflection
circuits in television sets.
RATED TEMPERATURE
85 °C
REFERENCE SPECIFICATIONS
IEC 60384-17
MAXIMUM APPLICATION TEMPERATURE
105 °C
MARKING
C-value; tolerance; rated voltage; manufacturer’s type;
manufacturer’s location
PERFORMANCE GRADE
for C > 5.6 nF: grade 1 (long life)
for C
5.6 nF: grade 2
DIELECTRIC
Polypropylene film
ELECTRODES
Metallized and aluminum
STABILITY GRADE
Grade 2
CONSTRUCTION
Internal serial construction
DETAIL SPECIFICATION
For more detailed data and test requirements contact:
dc-film@vishay.com
RATED (DC) VOLTAGE
630 V, 1000 V, 1600 V, 2000 V
RATED (AC) VOLTAGE
300 V, 400 V, 500 V, 600 V
RATED PEAK-TO-PEAK VOLTAGE
850 V, 1100 V, 1400 V, 1700 V
Revision: 10-Aug-15
Document Number: 28127
1
For technical questions, contact:
dc-film@vishay.com
THIS DOCUMENT IS SUBJECT TO CHANGE WITHOUT NOTICE. THE PRODUCTS DESCRIBED HEREIN AND THIS DOCUMENT
ARE SUBJECT TO SPECIFIC DISCLAIMERS, SET FORTH AT
www.vishay.com/doc?91000
数模混合仿真及其应用
45089 45090...
wzt FPGA/CPLD
大神们,小弟想做一个16*32的点阵,就是没我有好的准确的原理图和程序,
大神们,你们有做过吗?求分享下给我好吗?原理图及程序,要是有画好的就更好了,帮帮忙哦!...
我22 创意市集
IAR软件编程调试问题
211834 各位大神 这个是IAR调试有哪些用途呢?怎么使用呀 求详细解答和指导步骤 感谢啦 ...
小飞侠859 微控制器 MCU
C语言如何给结构体中的数据定义位域?
正常如果给结构体成员设置大小应该是下边这样 typedef struct { char a:1; char b:1; char c:3; char d:3; } 如果想在结构体中定义一个数组,规定数组中每个成 ......
littleshrimp 单片机
FPGA PLL 的问题
请问各位大侠 fpga提供的锁相环 锁定的结果是频率相等,相位差恒定,但每次使用锁相环最终锁定的相位差值是不变的吗??如果对时钟相位有要求的设计怎么办?...
eeleader FPGA/CPLD
我想问一下关于绘制原理图的问题
第一次绘制板子,我想在板子上弄一些孔,这些孔作为电源输入和信号的输出,这些孔我画原理图的时候防止什么元件呢?...
lengmian1001 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2878  776  1948  180  2216  58  16  40  4  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved