电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UA996M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 996MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UA996M000DGR概述

CMOS/TTL Output Clock Oscillator, 996MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UA996M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率996 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求助 usb网关设计
本人想做一个USB网关,希望做过的或者熟悉的高手可以知道下,有偿的。联系方式vb2cc@163.com。...
shenhongfeinuaa 嵌入式系统
ADI热门下载资料,肯定有你需要的
ADI中文技术论坛陆续会分享了一些最新的ADI电子书等资料,这里我分享几个比较受欢迎的下载资料,供大家参考学习~~ 1、《模拟对话》合订本(2014—2015年)https://ezchina.analog.com/thread/11 ......
小杜鹃 ADI 工业技术
提个小小的建议!
前天收到了EE送的T恤,大家都知道样子,就不上照片啦。穿着还挺合身!:lol 不过觉得背后的图案有些少,可不可以加一个EE的二维码上去呢?这样如果有同专业但不知道EE的童鞋们就可以扫一下直接 ......
jishuaihu 聊聊、笑笑、闹闹
三星S3C2410驱动7寸LCD的问题
自己按照开发板抄了一块板子。 已经能够正常显示8寸LCD了。 但是目前的7寸LCD不知为何总是会有横条纹闪烁的现象。并且伴有杂点 在Linux内核中文件配置如下: .pixclock = 174757, .x ......
maomaoha 嵌入式系统
坛子里有用过国产dsp的吗,有推荐吗?
遇到网友让帮忙推荐国产DSP,脑海一片空白,只记得之前编辑部的同事,说过一家risc-v dsp 当时找工程师评估反馈:板卡设计的有点乱,看图应该是没集成仿真器,可能不是很理想 所以就没弄 ......
nmg 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2186  112  106  2584  2361  38  20  7  54  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved