电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB1070M00DG

产品描述LVDS Output Clock Oscillator, 1070MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB1070M00DG概述

LVDS Output Clock Oscillator, 1070MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB1070M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1070 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
哪位达人帮忙解释一下,谢谢!
MOV FLASH_DUKR,#$0AE NOP MOV FLASH_DUKR,#$56;解锁 NOP NOP BTJF FLASH_IAPSR,#03,WRITEE1;检测是否解锁(????) MOV FLASH_DUKR,#$0AE NOP MOV FLASH_DUKR,#$56;解锁 NOP ......
wyh121w stm32/stm8
为什么大部分710系统的地址总线A0不用????????
我参考了很多电路图,发现系统使用外扩存储器时地址总线最低位A0没有用上,都时将A1作为最低位,这时为什么啊?????这样使用有什么好处么,和正常接法(单片机A0接外界存储器A0,A1接A1.....)在使 ......
chenxb19831118 stm32/stm8
我坦白
模拟套装 发货记录上写着当天就发货了,可12月1日还在北京转悠。上午忙着拍一些烂照片又弄午饭,没来得及发,现在发已经刚刚收到了我坦白,我没有什么公司(我网站临时页面很含糊吧,没说是 ......
wangfuchong TI技术论坛
帅哥进!
有没有知道wm8978录音配置的,求教啊,帅哥,就救!...
zxhby stm32/stm8
【平头哥RVB2601创意应用开发】1、了解平头哥芯片和开发平台
RVB2601 是基于平头哥生态芯片 CH2601 的开发板,板载 JTAG 调试器,WiFi&BLE 芯片 W800,音频 ADC-ES7210,音频 DAC-ES8156,128x64 OLED 屏幕,RGB 三色指示灯,用户按键,及兼容 Arduino ......
9797979986868 玄铁RISC-V活动专区
《频谱和网络测量》
不错的书,不好的是英文 265914 265915 ...
dontium 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2333  243  2266  959  871  12  11  30  37  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved