电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA1296M00BGR

产品描述LVPECL Output Clock Oscillator, 1296MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA1296M00BGR概述

LVPECL Output Clock Oscillator, 1296MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA1296M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1296 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
大家来拿分,顺便帮小弟解决一个简单的问题。
#include ... #define ADD0000 ((char*)(0x020000)) uint data check_RAM_i; void main() { ... check_RAM_i=0x7000; while(1) { ... } } ......
coldarrow 嵌入式系统
WINCE 自启动中我无法理解的错误。。。。
小弟现在碰到个问题非常蹊跷,简直堪称灵异事件,不知道是否有大侠碰到过: 现在我在 WINCE 上开发软件,开发已经结束,产品即将出厂,于是开始出厂测试,修改注册表,把自己写的软件设置为 ......
benpao_life 嵌入式系统
阿里招聘
机械行业网站运营 发布日期:2007-06-29 工作地点:杭州市 招聘人数:3 学 历:大专以上 工作年限: 外语要求: 电子邮箱:resumecw@alibaba-inc.com 职位描述: 工作 ......
cyrus241 无线连接
如何在c6416上用c语言编写一个简单的程序
怎么在dsp上编写一个简单的printf程序呢,就显示一个hello world程序就可。编写c程序都需要包括哪些文件呢,我的程序编译时显示.out not built.是什么原因呢?创建的项目中我就添加了了一个.cmd ......
天赐的阳光 DSP 与 ARM 处理器
【PDF】采用纳瓦技术内置电源控制PWM和A/D转换器的
【PDF】采用纳瓦技术内置电源控制PWM和A/D转换器的...
雪山飞狐 电源技术
基于AVR的DDS数字信号发生器基线不归零
基于AVR单片机的信号发生器调试过程中产生的波形,比如正弦波,中心零点的基线偏移了,怎么办? ...
alexchuang Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1021  1238  2833  15  2303  29  32  13  2  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved