电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC1323M00DGR

产品描述LVDS Output Clock Oscillator, 1323MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BC1323M00DGR概述

LVDS Output Clock Oscillator, 1323MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC1323M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1323 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
AD9833 频率不断更新问题
如题,200ms 更新一次,固定 100K ,但是产生的频率不稳定, 123k,112k波动,但也不是,变化频点不多,什么情况呢?...
TDB 模拟电子
手工版的Arduino
不用PCB,手工打造一个Arduino,精致如工艺品 416335 来自:https://www.hackster.io/jiripraus/a-skeleton-arduino-uno-89bdd6 ...
dcexpert DIY/开源硬件专区
怎么用KITL技术来调试WINCE内核啊,不是很懂这个,望高人指点一二啊!
怎么用KITL技术来调试WINCE内核啊,不是很懂这个,望高人指点一二啊! 能像VC++6.0里面调试应用程序那样吗?可以单步,断点,运行什么的吗?但关键是NK不能在本地(PC)上运行,必须在远端(设备)上运 ......
jgalz 嵌入式系统
电话程序
老师再帮看看程序~ 17263 17267 ;本程序中使用的信号音,方便起见,2声为错误提示,1声为正确提示 ;关于如何接收 ......
TSB53 单片机
交通灯
麻烦大家看看为什么我程序烧进去却没有反应啊??想给予的功能是:P00~5:控制灯,P10~7:控制LED,P2.2、P2.3:左右位选,P3.2 P3.3中断 首先是:东的红亮难得绿亮,延时30,然后是东南黄灯亮, ......
hejian9688 嵌入式系统
LED基础知识之集肤效应
大家在做LED测试时应该会发现当以高频电流驱动器,经常会出现烧黑现象,最终导致死灯。具体表现在金线周围胶体因持续高温下硅胶碳化烧黑,这是由于高频下阻抗远高于直流阻抗,阻抗的升高使金线 ......
探路者 LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1036  2731  981  1494  65  21  5  53  24  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved