电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7143SA25J

产品描述SRAM 32K(2KX16)CMOS DUALPORT R
产品类别存储    存储   
文件大小305KB,共17页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

7143SA25J在线购买

供应商 器件名称 价格 最低购买 库存  
7143SA25J - - 点击查看 点击购买

7143SA25J概述

SRAM 32K(2KX16)CMOS DUALPORT R

7143SA25J规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码PLCC
包装说明QCCJ, LDCC68,1.0SQ
针数68
制造商包装代码PL68
Reach Compliance Codenot_compliant
ECCN代码EAR99
Is SamacsysN
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
2K X 16 DUAL-PORT
SRAM
Features
IDT7133SA/LA
IDT7143SA/LA
High-speed access
– Military: 35/55/70/90ns (max.)
– Industrial: 25/55ns (max.)
– Commercial: 20/25/35/45/55/70/90ns (max.)
Low-power operation
– IDT7133/43SA
Active: 1150mW (typ.)
Standby: 5mW (typ.)
– IDT7133/43LA
Active: 1050mW (typ.)
Standby: 1mW (typ.)
Versatile control for write: separate write control for lower
and upper byte of each port
MASTER IDT7133 easily expands data bus width to 32 bits
or more using SLAVE IDT7143
On-chip port arbitration logic (IDT7133 only)
BUSY
output flag on IDT7133;
BUSY
input on IDT7143
Fully asynchronous operation from either port
Battery backup operation–2V data retention
TTL-compatible; single 5V (±10%) power supply
Available in 68-pin ceramic PGA, Flatpack, PLCC and 100-
pin TQFP
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/W
LUB
CE
L
R/W
RUB
CE
R
R/W
LLB
OE
L
R/W
RLB
OE
R
I/O
8L
- I/O
15L
I/O
0L
- I/O
7L
BUSY
L
(1)
A
10L
A
0L
ADDRESS
DECODER
11
I/O
CONTROL
I/O
CONTROL
I/O
8R
- I/O
15R
I/O
0R
- I/O
7R
BUSY
R
(1)
MEMORY
ARRAY
ADDRESS
DECODER
11
A
10R
A
0R
CE
L
ARBITRATION
LOGIC
(IDT7133 ONLY)
CE
R
2746 drw 01
NOTE:
1. IDT7133 (MASTER):
BUSY
is open drain output and requires pull-up resistor.
IDT7143 (SLAVE):
BUSY
is input.
JANUARY 2012
1
©2013 Integrated Device Technology, Inc.
DSC 2746/14
【工程源码】NIOS II 软件程序固化的相关知识
本文和设计代码由FPGA爱好者小梅哥编写,未经作者许可,本文仅允许网络论坛复制转载,且转载时请标明原作者。 片上RAM和ROM的SOPC系统 1、生成hex文件 2、将hex文件添加到quartus工程 ......
小梅哥 FPGA/CPLD
FPGA经典设计案例
此内容由EEWORLD论坛网友mdy-吴伟杰原创,如需转载或用于商业用途需征得作者同意并注明出处 至简设计法经典案例 学习FPGA,最关键的是学什么?有读者学了大半年时间的FPGA,学 ......
mdy-吴伟杰 FPGA/CPLD
CE6.0中如何将串口配置信息保存到注册表?
WIN32下,CE6.0中如何将串口配置信息保存到注册表?大概过程是怎样的?应该保存在哪个主键中?...
DIDADI 嵌入式系统
工程师经验
工程师经验 人才的范围很宽泛,我的知识使我无法涵盖之。因此,在这里我还是仅以技术人员为主来跟大家探讨一下。下面我从发展方向、自我定位、过程实 现三个方面去分析,发展方向是 ......
miniqq 嵌入式系统
求430和PT100连接最简单的低功耗电路。请指点
求430和PT100连接最简单的低功耗电路。请指点 要能I/O控制节能的~...
movenight 微控制器 MCU
谈菜鸟的FGPA学习方法
结合本人最近FGPA学习谈一下学习方法。由于本人也是FPGA菜鸟一枚,所以在做设计的时候总是会遇到各种问题,即使这种问题对于老手都会觉得“本来就 是这样!”这么简单,但对新手来说就是想觉得 ......
sunsunny 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2068  719  480  1459  1922  30  36  20  26  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved