电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

7133SA45J8

产品描述SRAM 32K(2KX16)CMOS DUALPORT R
产品类别存储    存储   
文件大小305KB,共17页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

7133SA45J8在线购买

供应商 器件名称 价格 最低购买 库存  
7133SA45J8 - - 点击查看 点击购买

7133SA45J8概述

SRAM 32K(2KX16)CMOS DUALPORT R

7133SA45J8规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码PLCC
包装说明PLASTIC, LCC-68
针数68
制造商包装代码PL68
Reach Compliance Codenot_compliant
ECCN代码EAR99
最长访问时间45 ns
其他特性AUTOMATIC POWER-DOWN
I/O 类型COMMON
JESD-30 代码S-PQCC-J68
JESD-609代码e0
长度24.2062 mm
内存密度32768 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度16
湿度敏感等级1
功能数量1
端口数量2
端子数量68
字数2048 words
字数代码2000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织2KX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装等效代码LDCC68,1.0SQ
封装形状SQUARE
封装形式CHIP CARRIER
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源5 V
认证状态Not Qualified
座面最大高度4.57 mm
最大待机电流0.0015 A
最小待机电流2 V
最大压摆率0.29 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn85Pb15)
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度24.2062 mm
Base Number Matches1

文档预览

下载PDF文档
HIGH SPEED
2K X 16 DUAL-PORT
SRAM
Features
IDT7133SA/LA
IDT7143SA/LA
High-speed access
– Military: 35/55/70/90ns (max.)
– Industrial: 25/55ns (max.)
– Commercial: 20/25/35/45/55/70/90ns (max.)
Low-power operation
– IDT7133/43SA
Active: 1150mW (typ.)
Standby: 5mW (typ.)
– IDT7133/43LA
Active: 1050mW (typ.)
Standby: 1mW (typ.)
Versatile control for write: separate write control for lower
and upper byte of each port
MASTER IDT7133 easily expands data bus width to 32 bits
or more using SLAVE IDT7143
On-chip port arbitration logic (IDT7133 only)
BUSY
output flag on IDT7133;
BUSY
input on IDT7143
Fully asynchronous operation from either port
Battery backup operation–2V data retention
TTL-compatible; single 5V (±10%) power supply
Available in 68-pin ceramic PGA, Flatpack, PLCC and 100-
pin TQFP
Military product compliant to MIL-PRF-38535 QML
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
Green parts available, see ordering information
Functional Block Diagram
R/W
LUB
CE
L
R/W
RUB
CE
R
R/W
LLB
OE
L
R/W
RLB
OE
R
I/O
8L
- I/O
15L
I/O
0L
- I/O
7L
BUSY
L
(1)
A
10L
A
0L
ADDRESS
DECODER
11
I/O
CONTROL
I/O
CONTROL
I/O
8R
- I/O
15R
I/O
0R
- I/O
7R
BUSY
R
(1)
MEMORY
ARRAY
ADDRESS
DECODER
11
A
10R
A
0R
CE
L
ARBITRATION
LOGIC
(IDT7133 ONLY)
CE
R
2746 drw 01
NOTE:
1. IDT7133 (MASTER):
BUSY
is open drain output and requires pull-up resistor.
IDT7143 (SLAVE):
BUSY
is input.
JANUARY 2012
1
©2013 Integrated Device Technology, Inc.
DSC 2746/14
又到一年总结时——EE社区送温暖
271865 随着年龄的增长,总感觉一年过得比一年快了,不知道你是否也有这样的感觉呢? 这不,再过两周就2017了! 在过去的一年中,你过得怎样? 年初制定的计划完成了吗?工作和学习中遇到 ......
eric_wang 聊聊、笑笑、闹闹
一台vxworks,一台windows ,如何实现 windows访问vxworks下的一个“共享目录”??????急,请高手出招,谢谢
一台vxworks,一台windows ,如何实现 windows访问vxworks下的一个目录??????急.............. 就好象实现windows访问 windows下的一个共享文件,但我要访问的是vxworks下的“共享文件”, ......
chenyi9258 实时操作系统RTOS
关于ISE11添加周期时序约束的问题,求助!
ISE11里面如何判定一个网线是时钟的?、貌似要加一个IBUFG才能被判定为时钟网线否则不被认为是时钟周期约束根本加不上去但IBUFG数目有限用完了怎么办请高手指导一下...
eeleader FPGA/CPLD
AD5933测量阻抗误差较大
我的目标是测量线圈的阻抗值。 首先我用100欧姆当作校正电阻,反馈电阻接入100Ω电阻。激励幅值是2Vp-p 激励频率是2kHz 测量两个频率点 当校准号之后,计算出增益系数。我再串上100欧姆电 ......
abwdh ADI 工业技术
谁知道这个实验板的资料啊。。。。急急急
手头有一块PD-51的板子,是周立功的板子,但是手头没有资料啊,所以轻有的话给我一份把。。。。谢谢啊! http://www.embedtools.com/pro_kaifa/51/51+.asp就是这款啊。。。。。...
小小白 51单片机
SDRAM数据线接口电路
我在看DM642的EVM板原理图时发现,SDRAM的数据线与EMIF的数据线相连时,每隔一个字节是按相反顺序连接的,比如:SDRAM的DG对应EMIF的ED,SDRAM的DG对应EMIF的ED,SDRAM的DG对应EMIF的ED.... 这是 ......
slevin 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 447  2698  1644  2295  1200  48  53  47  41  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved