电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB721M000BG

产品描述LVPECL Output Clock Oscillator, 721MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB721M000BG概述

LVPECL Output Clock Oscillator, 721MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB721M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率721 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
发现GD32F350的串口接收数据的字节最高位无效问题
本帖最后由 物联创客 于 2018-9-29 13:44 编辑 发现GD32F350的串口接收数据的字节最高位无效问题, 就是让串口接收一个字节,发现串口打印出这个接收到的数据现象如下: 给单片机串口发送:0x01 ......
物联创客 GD32 MCU
十万火急!请教USB端口写数据~
各位前辈大侠, 我现在用一个USB接口的打印机,连接在Wince的PDA上,想直接发送打印数据到打印机。我在网上找了好几天资料都说要找到打印机设备的路径或者是名称,用CreateFile创建句柄, ......
staraa 嵌入式系统
有关protoms
麻烦问一下,有人知道protoms的吗?在百度和google都搜不到,那是一种模拟电路的软件,也可能是我把名字记错了,哪位高手指点一下。。。。...
candyhuliang 嵌入式系统
欢迎参加:nRF24AP2超低功耗无线网络应用及设计专题研讨会通知
迅通科技拟于近期在深圳举办2.4GHz超低功耗无线网络应用及设计专题研讨会,介绍ANT无线网络基础,nRF24AP2系列无线芯片原理,以及设计无线传感网实战,包括硬件设计,及组网应用。内容丰富,贴 ......
nrf500 无线连接
大家好啊。我现在到吉林了,可是想问
大家好啊。我现在以经到吉林了。可是现在不知道要怎么去做我的业务,谁能给我指指路,要怎么去跑啊。...
tianweiming9527 嵌入式系统
请教STM32的定时器DMA问题
1.定时器的DMA是否不能和中断同时用?比如设置TIM3的CC1作DMA传送,则CC1就无法产生中断.2.STM32中有DMA专用的寄存器TIMx_DMAR,通过它读取与通过直接读取各寄存器有何不同?3.DMA中的DMA_CNDT ......
yeca3000 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2741  1058  2772  1035  1059  38  25  36  52  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved