电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB64M0000BGR

产品描述LVPECL Output Clock Oscillator, 64MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB64M0000BGR概述

LVPECL Output Clock Oscillator, 64MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB64M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率64 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
SHT31测评 —开箱初体验
收到“SHT31 Smart Gadget”马上开始测试 452095收到的测试板有点象口香糖。但是要比较大一些 452099打开包装可以看到开发板有一块‘塑料片’隔着电池。抽调绝缘片板 ......
bigbat 模拟电子
GPS在电力系统中的应用
简要介绍GPS的组成及其在电力系统中的应用。...
frozenviolet 汽车电子
华大MCU Ucos FreeRtos RTThread实时操作系统
有关华大MCU Ucos FreeRtos RTThread实时操作系统,32位核心MCU,由于flash和ram资源的增配,在某些应用中,可能传统的单任务系统就不能满足需求了。 往往会引入操作系统以便进行多任务处理 ......
Jacktang 国产芯片交流
2410硬件时钟一天慢几十分钟问题
请教各位大侠,我的2410硬件时钟在用市电开机状态每天慢30-60分钟,在关机状态每天慢1妙,请高手帮分析分析,谢谢!...
luck2001 嵌入式系统
msp430 lauchpad i/o口 有上拉下拉电阻么
如题,求解。 还是说板子上 有外接的上拉下拉电阻 。 user's guide上 那个PxREN 不就是配置上拉 下拉电阻的么, 但我看有的视频教程里为什么说 ,他的io口 是普通的双向io, 没有上拉下拉电 ......
fxk416532131 微控制器 MCU
汽车音响功放选择中的小窍门
无论是否汽车音响的发烧友,面对这些充满金属质感的器材都会被其特有的磁性所深深吸引。但或许对于大多数人来说,如何选购称心满意的音响器材却是个难题。 下面我们将为大家介绍一些功放选择中 ......
小赛跑跑 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 23  1990  1237  1954  2311  48  27  11  21  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved