电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8T49N008A-060NI

产品描述Clock Generators & Support Products LVPECL LVDS 8-Out 0.223ps 1.9 to 2.55
产品类别半导体    模拟混合信号IC   
文件大小472KB,共38页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

8T49N008A-060NI在线购买

供应商 器件名称 价格 最低购买 库存  
8T49N008A-060NI - - 点击查看 点击购买

8T49N008A-060NI概述

Clock Generators & Support Products LVPECL LVDS 8-Out 0.223ps 1.9 to 2.55

8T49N008A-060NI规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT (Integrated Device Technology)
产品种类
Product Category
Clock Generators & Support Products
系列
Packaging
Tray
工厂包装数量
Factory Pack Quantity
490

文档预览

下载PDF文档
Programmable FemtoClock
®
NG LVPECL/LVDS
Clock Generator with 8-Outputs
IDT8T49N008I
DATASHEET
General Description
The IDT8T49N008I is an eight output Clock Synthesizer with
selectable LVDS or LVPECL outputs. The IDT8T49N008I can
synthesize any one of four frequencies from a single crystal or
reference clock. The four frequencies are selected from the
Frequency Selection Table (Table 3A) and are programmed via I
2
C
interface. The four predefined frequencies are selected in the user
application by two frequency selection pins. Note the desired
programmed frequencies must be used with the corresponding
crystal or clock frequency as indicated in Table 3A.
Excellent phase noise performance is maintained with IDT’s Fourth
Generation FemtoClock
®
NG PLL technology, which delivers
sub-400fs RMS phase jitter.
Features
Fourth Generation FemtoClock NG PLL technology
Eight selectable LVPECL or LVDS outputs
CLK, nCLK input pair can accept the following differential input
levels: LVPECL, LVDS, HCSL
FemtoClock NG VCO Range: 1.91GHz - 2.5GHz
RMS phase jitter at 156.25MHz (12kHz - 20MHz):
228fs (typical)
RMS phase jitter at 156.25MHz (10kHz - 1MHz): 175fs (typical)
Full 2.5V or 3.3V power supply
I
2
C programming interface
PCI Express (2.5 Gb/S), Gen 2 (5 Gb/s) and Gen 3 (8 Gb/s) jitter
compliant
-40°C to 85°C ambient operating temperature
Lead-free (RoHS 6) packaging
Pin Assignment
Q4
nQ4
Q5
nQ5
V
CCO
Q6
nQ6
Q7
nQ7
V
EE
30 29 28 27 26 25 24 23 22 21
V
EE
SCLK
SDATA
V
EE
V
CCA
LOCK
V
EE
V
CC
CLK_SEL
V
EE
31
32
33
34
35
36
37
38
39
40
1
2
3
4
5
6
7
8
9 10
20
19
18
17
16
15
14
13
12
11
FSEL1
V
CC
V
EE
ADDR_SEL
FSEL0
nCLK
CLK
V
EE
XTAL_OUT
XTAL_IN
IDT8T49N008I
40-Lead VFQFN
6mm x 6mm x 0.925mm package body
4.65mm x 4.65mm E-Pad
NL Package
IDT8T49N008ANLGI REVISION A FEBRUARY 13, 2014
1
Q0
nQ0
Q1
nQ1
V
CCO
Q2
nQ2
Q3
nQ3
V
EE
©2014 Integrated Device Technology, Inc.
Mini2440的外部中断编写
一、中断编写总框图 455483 二、分步介绍 1、初始化引脚 #define GPGCON (*(volatile unsigned long *)0x56000060) 455484 对照上图将所有引脚设置为【10】变成外部中断功能( ......
灞波儿奔 微控制器 MCU
手机 电视 三大技术标准对比
目前的三大技术标准有:以数字广播为基础的T-(通常被人们称为韩国标准)、欧洲的DVB-H以及美国高通的MediaFLO,以下分别对这三种标准进行分析比较。   新一代多媒体移动标准DVB-H   ......
soso 消费电子
MAX32630FTHR设计笔记(3):没有KEIL的PACK怎么办?用eclipse开发也行
首先在这个帖子下载安装开发工具MAX32630FTHR开发工具 安装完成后,在“开始”菜单中找到eclipse,如图 310944 进入eclipse以后,导入工程,工程文件地址为:\Maxim\Firmware\MAX3263X\Applic ......
Justice_Gao DIY/开源硬件专区
每个程序员都应该了解的内存知识
1 概述早期,计算机曾经很简单。它的各种组件,比如CPU、内存、大容量存储和网络接口,都是一起开发的,所以性能差不多。举个例子来说,内存和网络接口提供数据的速度不会比CPU快多少。这种情况 ......
wstt 编程基础
自定义管脚实现UART通信
一般单片机上 比如我用过的msp430,51系列,stm32等都有TXD,RXD这种收发信息的管脚 但是我想如果两个单片机之间通讯不用这两个管脚行不行呢? 比如我把两个单片机的两个任意管脚用杜邦线短 ......
BIT_wind_code stm32/stm8
有谁用过tlk1501么
有谁用过tlk1501么,用过的请联系!!!或者留下联系方式,谢谢!!!...
gaosjp FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1534  1353  1463  1866  2707  41  10  46  37  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved