电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB711M000BG

产品描述LVPECL Output Clock Oscillator, 711MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB711M000BG概述

LVPECL Output Clock Oscillator, 711MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB711M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率711 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
EVC中模板键盘输出中文
请教大家一下,在EVC中怎么写,可以模板键盘输出中文?...
wanglq2005 嵌入式系统
通带放大倍数
童诗白模电第四版P359说:当频率是0时的输出电压与输入电压之比是通带放大倍数,但是P370的(7.3.35)跟(7.3.36)之间怎么是当f=f0时得到的通带放大倍数? ...
msddw 模拟电子
em357 zigbee把节点加入到协调器table address的操作
如题,em357里咋让一个新的节点在入网后自动加入到协调器的table address里,没有头绪。 ...
hbmcjxd 无线连接
老白零基础学bat
@白丁 行动派。记得周五刚看到他在问bat问题,第二天就发现他在论坛开始发表“老白零基础学bat”帖子了。:victory:那么,让我们来看看他的学习成果吧~~ 老白零基础学习bat-创建文件 老白零 ......
okhxyyo 综合技术交流
关于流接口驱动KITL调试的问题
我的环境是S3C2410,WinCE5.0, PB For CE 5.0,有个涉及中断的流接口驱动我想调试看看我的驱动是否有捕捉到中断? 我选用KITL的调试(这个选择是否合适?),但是一直报错,说是 (CoreCon) ......
smilesmile13 嵌入式系统
Altium Designer Winter 09软件
这个Altium Designer Winter 09软件论坛里面哪位朋友有的,能发一份给我吗,我在网上搜了半天都没有找到,找到的都是有病毒不能下载的,就是在淘宝看到有很多人在买,我现在用的是Alti ......
硬件开发 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2189  2881  1626  1429  51  45  59  33  29  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved