电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

72V3660L7-5BBI

产品描述FIFO 3.3V 4K X 36 SSII
产品类别存储    存储   
文件大小314KB,共46页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

72V3660L7-5BBI在线购买

供应商 器件名称 价格 最低购买 库存  
72V3660L7-5BBI - - 点击查看 点击购买

72V3660L7-5BBI概述

FIFO 3.3V 4K X 36 SSII

72V3660L7-5BBI规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码PBGA
包装说明BGA, BGA144,12X12,40
针数144
制造商包装代码BB144
Reach Compliance Codenot_compliant
ECCN代码EAR99
Samacsys DescriptionPBGA 13.0 X 13.0 MM X 1.0 MM PITCH
最长访问时间5 ns
最大时钟频率 (fCLK)133.3 MHz
JESD-30 代码S-PBGA-B144
JESD-609代码e0
内存密度147456 bit
内存集成电路类型OTHER FIFO
内存宽度36
湿度敏感等级3
端子数量144
字数4096 words
字数代码4000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织4KX36
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装等效代码BGA144,12X12,40
封装形状SQUARE
封装形式GRID ARRAY
峰值回流温度(摄氏度)225
电源3.3 V
认证状态Not Qualified
最大待机电流0.015 A
最大压摆率0.04 mA
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间30
Base Number Matches1

文档预览

下载PDF文档
FEATURES:
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
3.3V HIGH-DENSITY SUPERSYNC™ II 36-BIT FIFO
1,024 x 36, 2,048 x 36
4,096 x 36, 8,192 x 36
16,384 x 36, 32,768 x 36
IDT72V3640, IDT72V3650
IDT72V3660, IDT72V3670
IDT72V3680, IDT72V3690
Choose among the following memory organizations:
Commercial
IDT72V3640
1,024 x 36
IDT72V3650
2,048 x 36
IDT72V3660
4,096 x 36
IDT72V3670
8,192 x 36
IDT72V3680
16,384 x 36
IDT72V3690
32,768 x 36
Up to 166 MHz Operation of the Clocks
User selectable Asynchronous read and/or write ports (PBGA Only)
User selectable input and output port bus-sizing
- x36 in to x36 out
- x36 in to x18 out
- x36 in to x9 out
- x18 in to x36 out
- x9 in to x36 out
Pin to Pin compatible to the higher density of IDT72V36100 and
IDT72V36110
Big-Endian/Little-Endian user selectable byte representation
5V input tolerant
Fixed, low first word latency
Zero latency retransmit
Auto power down minimizes standby power consumption
Master Reset clears entire FIFO
Partial Reset clears data, but retains programmable settings
Empty, Full and Half-Full flags signal FIFO status
Programmable Almost-Empty and Almost-Full flags, each flag can
default to one of eight preselected offsets
Selectable synchronous/asynchronous timing modes for Almost-
Empty and Almost-Full flags
Program programmable flags by either serial or parallel means
Select IDT Standard timing (using
EF
and
FF
flags) or First Word
Fall Through timing (using
OR
and
IR
flags)
Output enable puts data outputs into high impedance state
Easily expandable in depth and width
JTAG port, provided for Boundary Scan function (PBGA Only)
Independent Read and Write Clocks (permit reading and writing
simultaneously)
Available in a 128-pin Thin Quad Flat Pack (TQFP) or a 144-pin Plastic
Ball Grid Array (PBGA) (with additional features)
High-performance submicron CMOS technology
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
*Available on the PBGA package only.
WEN
D
0
-D
n
(x36, x18 or x9)
WCLK/WR
*
INPUT REGISTER
LD SEN
OFFSET REGISTER
FF/IR
PAF
EF/OR
PAE
HF
FWFT/SI
PFM
FSEL0
FSEL1
*
ASYW
WRITE CONTROL
LOGIC
RAM ARRAY
1,024 x 36, 2,048 x 36
4,096 x 36, 8,192 x 36
16,384 x 36, 32,768 x 36
FLAG
LOGIC
WRITE POINTER
READ POINTER
BE
IP
BM
IW
OW
MRS
PRS
TCK
*
TRST
*
TMS
**
TDI
*
TDO
CONTROL
LOGIC
BUS
CONFIGURATION
RESET
LOGIC
OUTPUT REGISTER
READ
CONTROL
LOGIC
RT
RM
ASYR
*
RCLK/RD
JTAG CONTROL
(BOUNDARY SCAN)
*
OE
Q
0
-Q
n
(x36, x18 or x9)
REN
*
4667 drw01
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. The SuperSync II FIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
©
2018 Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
MARCH 2018
DSC-4667/18
新年啦!你的新年目标是什么?你要做个什么样的人?
呵呵 今天早上QQ上的好友都在互道“新年快乐!” 一年过去了 ,大家都在忙着总结、规整、展望。 那么,2011年,你新的一年的目标是什么呢? 要做个什么样的自己? 不如在这里列列, ......
soso 聊聊、笑笑、闹闹
求助ucgui时间获取函数!
本人的工作是将ucgui移植到nucleus系统上,nucleus系统时间的获取是通过将时钟节拍转化而来的,但本人对时钟节拍不怎么熟悉,按照自己的思路问题主要是出在到时钟节拍超出时钟节拍临界值时( ......
donglele2005 嵌入式系统
带你去看锤子科技产品发布会
150131 一会下班和同事一起去参加锤子科技产品发布会,想必大家都了解锤子科技了吧,这里就不多做解释了:pleased:。发布会会在各个视频平台直播,现场也有专业的摄影团队拍摄照片, ......
eric_wang 聊聊、笑笑、闹闹
系统是WINCE5.0+Pxa300,WIFI是用的Marvell的8686
系统是WINCE5.0+Pxa300,WIFI是用的Marvell的8686 这是用于干什么的系统?是类似于xp的系统还是嵌入式开发系统...
hcfatjh 嵌入式系统
基于GD32F350电源控制系统
该控制板主要用于一款性价比较高的开关电源控制板,利用高性能MCU GD32采样电压,电流,温度数据,输出PWM控制信号,进行精准控制。带有数码管,LED显示或者普通点阵LCD显示屏,利用其通讯功能 ......
luscu GD32 MCU
MSP430F149的ADC12模块
1 概述 MSP430F149的ADC12为SAR型12位AD,共有16路输入通道,其中8路独立的外部输入通道,2路接外部Vref+,Vref-,3路内部通道可分别测内部温度传感器、AVCC、和外部参考源。 P6口第二功 ......
Aguilera 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2577  1648  135  1527  2908  1  30  23  36  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved