电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74F377SC

产品描述Flip Flops Qd 2-Input NAND Buff
产品类别半导体    逻辑   
文件大小72KB,共7页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
标准
下载文档 详细参数 选型对比 全文预览

74F377SC在线购买

供应商 器件名称 价格 最低购买 库存  
74F377SC - - 点击查看 点击购买

74F377SC概述

Flip Flops Qd 2-Input NAND Buff

74F377SC规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
ON Semiconductor(安森美)
产品种类
Product Category
Flip Flops
RoHSDetails
Number of Circuits1
Logic Family74F
Logic TypeD-Type Flip-Flop
PolarityNon-Inverting
Input TypeSingle-Ended
输出类型
Output Type
Single-Ended
传播延迟时间
Propagation Delay Time
9 ns
High Level Output Current- 1 mA
Low Level Output Current20 mA
电源电压-最小
Supply Voltage - Min
4.5 V
电源电压-最大
Supply Voltage - Max
5.5 V
最小工作温度
Minimum Operating Temperature
0 C
最大工作温度
Maximum Operating Temperature
+ 70 C
安装风格
Mounting Style
SMD/SMT
封装 / 箱体
Package / Case
SOIC-20
系列
Packaging
Tube
FunctionBuffer
高度
Height
2.35 mm
长度
Length
13 mm
宽度
Width
7.6 mm
Number of Channels8
Number of Input Lines8
Number of Output Lines3
工作电源电压
Operating Supply Voltage
+ 4.5 V to + 5.5 V
工厂包装数量
Factory Pack Quantity
36
单位重量
Unit Weight
0.028254 oz

文档预览

下载PDF文档
74F377 Octal D-Type Flip-Flop with Clock Enable
April 1988
Revised September 2000
74F377
Octal D-Type Flip-Flop with Clock Enable
General Description
The 74F377 has eight edge-triggered, D-type flip-flops with
individual D inputs and Q outputs. The common buffered
Clock (CP) input loads all flip-flops simultaneously, when
the Clock Enable (CE) is LOW.
The register is fully edge-triggered. The state of each D
input, one setup time before the LOW-to-HIGH clock transi-
tion, is transferred to the corresponding flip-flop’s Q output.
The CE input must be stable only one setup time prior to
the LOW-to-HIGH clock transition for predictable operation.
Features
s
Ideal for addressable register applications
s
Clock enable for address and data synchronization
applications
s
Eight edge-triggered D-type flip-flops
s
Buffered common clock
s
See 74F273 for master reset version
s
See 74F373 for transparent latch version
s
See 74F374 for 3-STATE version
Ordering Code:
Order Number
74F377SC
74F377SJ
74F377PC
Package Number
M20B
M20D
N20A
Package Description
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300 Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300 Wide
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” tot he ordering code.
Logic Symbols
Connection Diagram
IEEE/IEC
© 2000 Fairchild Semiconductor Corporation
DS009525
www.fairchildsemi.com

74F377SC相似产品对比

74F377SC 74F377PC 74F377SJ 74F377SCX 74F377SJX
描述 Flip Flops Qd 2-Input NAND Buff Flip Flops Qd 2-Input NAND Buff Flip Flops Qd 2-Input NAND Buff IC FF D-TYPE SNGL 8BIT 20SOIC IC FF D-TYPE SNGL 8BIT 20SOP
Product Attribute Attribute Value Attribute Value Attribute Value - -
制造商
Manufacturer
ON Semiconductor(安森美) ON Semiconductor(安森美) ON Semiconductor(安森美) - -
产品种类
Product Category
Flip Flops Flip Flops Flip Flops - -
RoHS Details Details Details - -
Number of Circuits 1 1 1 - -
Logic Family 74F 74F 74F - -
Logic Type D-Type Flip-Flop D-Type Flip-Flop D-Type Flip-Flop - -
Polarity Non-Inverting Non-Inverting Non-Inverting - -
Input Type Single-Ended Single-Ended Single-Ended - -
输出类型
Output Type
Single-Ended Single-Ended Single-Ended - -
传播延迟时间
Propagation Delay Time
9 ns 9 ns 9 ns - -
High Level Output Current - 1 mA - 1 mA - 1 mA - -
Low Level Output Current 20 mA 20 mA 20 mA - -
电源电压-最小
Supply Voltage - Min
4.5 V 4.5 V 4.5 V - -
电源电压-最大
Supply Voltage - Max
5.5 V 5.5 V 5.5 V - -
最小工作温度
Minimum Operating Temperature
0 C 0 C 0 C - -
最大工作温度
Maximum Operating Temperature
+ 70 C + 70 C + 70 C - -
安装风格
Mounting Style
SMD/SMT Through Hole SMD/SMT - -
封装 / 箱体
Package / Case
SOIC-20 PDIP-20 SOP-20 - -
系列
Packaging
Tube Tube Tube - -
Function Buffer Buffer Buffer - -
高度
Height
2.35 mm 3.43 mm 1.8 mm - -
长度
Length
13 mm 26.92 mm 12.6 mm - -
宽度
Width
7.6 mm 7.11 mm 5.3 mm - -
Number of Channels 8 8 8 - -
Number of Input Lines 8 8 8 - -
Number of Output Lines 3 3 3 - -
工作电源电压
Operating Supply Voltage
+ 4.5 V to + 5.5 V + 4.5 V to + 5.5 V + 4.5 V to + 5.5 V - -
工厂包装数量
Factory Pack Quantity
36 18 38 - -
单位重量
Unit Weight
0.028254 oz 0.079719 oz 0.009408 oz - -
FPGA_100天之旅_二进制转格雷码转二进制
FPGA_100天之旅_二进制转格雷码转二进制.pdf ...
zxopenljx FPGA/CPLD
openedv论坛修改头像的问题
370939 我想在openedv论坛发帖子求助,可是提示要先设置头像。 可是我点修改头像按钮,出现以上画面。 好像是插件不能加载。 请问高手,该怎么办呢?谢谢! ...
chenbingjy stm32/stm8
【Silicon Labs BG22-EK4108A 蓝牙开发评测】+开发板功耗检测及比较
BG22 Explorer开发套件是一款超低成本、小尺寸的开发与评估平台,它专注于Bluetooth LE IoT的快速原型开发。 Silicon Labs 设计的 EFR32BG22 (BG22) SoC ,旨在满足大容量、电池供电的蓝牙产 ......
jinglixixi Silicon Labs测评专区
医疗领域的短距离无线通信究竟如何?
德州仪器日前推出了一款平台——CC430 ,将MSP430单片机和RF收发器集成在了一个芯片上,降低了功耗,且节省了空间。其中一个主要的目标应用是这样描绘的:无论病人住院或出院,都能对重要的身体 ......
soso 医疗电子
都2022了,日本还在用3.5英寸软盘?
2021年12月27日,东京警视厅丢失了一些来自东京目黑区的个人数据。搜集这些数据是日本经济保障性住房审查的必要步骤——需要由区政府将申请了保障性住房的个人信息提交到警视厅,在数 ......
王达业 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 936  1431  1499  1610  155  12  8  53  27  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved