电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

72V2113L7-5PFGI

产品描述FIFO 256Kx18 /512Kx9 3.3V SUPERSYNC II FIFO
产品类别存储    存储   
文件大小303KB,共46页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

72V2113L7-5PFGI在线购买

供应商 器件名称 价格 最低购买 库存  
72V2113L7-5PFGI - - 点击查看 点击购买

72V2113L7-5PFGI概述

FIFO 256Kx18 /512Kx9 3.3V SUPERSYNC II FIFO

72V2113L7-5PFGI规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅不含铅
是否Rohs认证符合
零件包装代码TQFP
包装说明LQFP, QFP80,.64SQ
针数80
制造商包装代码PNG80
Reach Compliance Codecompliant
ECCN代码EAR99
最长访问时间5 ns
其他特性CAN ALSO BE CONFIGURED AS 524,288 X 9
备用内存宽度9
最大时钟频率 (fCLK)133.3 MHz
周期时间7.5 ns
JESD-30 代码S-PQFP-G80
JESD-609代码e3
长度14 mm
内存密度4718592 bit
内存集成电路类型OTHER FIFO
内存宽度18
湿度敏感等级3
功能数量1
端子数量80
字数262144 words
字数代码256000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织256KX18
可输出YES
封装主体材料PLASTIC/EPOXY
封装代码LQFP
封装等效代码QFP80,.64SQ
封装形状SQUARE
封装形式FLATPACK, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
座面最大高度1.6 mm
最大待机电流0.015 A
最大压摆率0.035 mA
最大供电电压 (Vsup)3.45 V
最小供电电压 (Vsup)3.15 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.65 mm
端子位置QUAD
处于峰值回流温度下的最长时间30
宽度14 mm
Base Number Matches1

文档预览

下载PDF文档
3.3 VOLT HIGH-DENSITY SUPERSYNC II™
NARROW BUS FIFO
131,072 x 18/262,144 x 9
IDT72V2103
262,144 x 18/524,288 x 9
IDT72V2113
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
FEATURES:
Choose among the following memory organizations:
IDT72V2103
131,072 x 18/262,144 x 9
IDT72V2113
262,144 x 18/524,288 x 9
Functionally compatible with the IDT72V255LA/72V265LA and
IDT72V275/72V285 SuperSync FIFOs
Up to 166 MHz Operation of the Clocks
User selectable Asynchronous read and/or write ports (BGA Only)
6 ns read/write cycle time (4.0 ns access time)
User selectable input and output port bus-sizing
- x9 in to x9 out
- x9 in to x18 out
- x18 in to x9 out
- x18 in to x18 out
Big-Endian/Little-Endian user selectable byte representation
5V tolerant inputs
Fixed, low first word latency
Zero latency retransmit
Auto power down minimizes standby power consumption
Master Reset clears entire FIFO
Partial Reset clears data, but retains programmable settings
Empty, Full and Half-Full flags signal FIFO status
Programmable Almost-Empty and Almost-Full flags, each flag can
default to one of eight preselected offsets
Selectable synchronous/asynchronous timing modes for Almost-
Empty and Almost-Full flags
Program programmable flags by either serial or parallel means
Select IDT Standard timing (using
EF
and
FF
flags) or First Word
Fall Through timing (using
OR
and
IR
flags)
Output enable puts data outputs into high impedance state
Easily expandable in depth and width
JTAG port, provided for Boundary Scan function (BGA Only)
Independent Read and Write Clocks (permit reading and writing
simultaneously)
Available in a 80-pin Thin Quad Flat Pack (TQFP) or a 100-pin Ball
Grid Array (BGA) (with additional features)
Pin compatible to the SuperSync II (IDT72V223/72V233/72V243/
72V253/72V263/72V273/72V283/72V293) family
High-performance submicron CMOS technology
Industrial temperature range (–40°C to +85°C) is available
°
°
Green parts available, see ordering information
FUNCTIONAL BLOCK DIAGRAM
*Available on the
BGA package only.
WEN
WCLK/WR
D
0
-D
n
(x9 or x18)
*
INPUT REGISTER
LD SEN
OFFSET REGISTER
FF/IR
PAF
EF/OR
PAE
HF
FWFT/SI
PFM
FSEL0
FSEL1
*
ASYW
WRITE CONTROL
LOGIC
FLAG
LOGIC
RAM ARRAY
131,072 x 18 or 262,144 x 9
262,144 x 18 or 524,288 x 9
WRITE POINTER
READ POINTER
BE
IP
IW
OW
MRS
PRS
TCK
*
TRST
*
TMS
**
TDI
*
TDO
CONTROL
LOGIC
BUS
CONFIGURATION
RESET
LOGIC
OUTPUT REGISTER
READ
CONTROL
LOGIC
RT
RM
ASYR
*
RCLK/RD
JTAG CONTROL
(BOUNDARY
SCAN)
*
OE
Q
0
-Q
n
(x9 or x18)
REN
*
6119 drw01
IDT and the IDT logo are registered trademarks of Integrated Device Technology, Inc. SuperSync II FIFO is a trademark of Integrated Device Technology, Inc.
COMMERCIAL AND INDUSTRIAL TEMPERATURE RANGES
1
©
2018 Integrated Device Technology, Inc. All rights reserved. Product specifications subject to change without notice.
MARCH 2018
DSC-6119/17
分享汇总锂离子电池生产中问题
本帖最后由 qwqwqw2088 于 2020-1-24 15:03 编辑 总计30个问题 1.电池中的对立面 2.低容的思路分析 3.浅谈六西格玛设计 4.影响锂离子电池循环性能的几个因素 5.设计中制定公差的注意事项 ......
qwqwqw2088 模拟与混合信号
EVC下写文件 vc下读出现错误
EVC下: typedef struct { TCHAR id1; TCHAR id2; TCHAR id3; TCHAR id4; TCHAR id5; TCHAR id6; TCHAR id7; TCHAR id8; TCHAR id9; TCHAR id10; }Info; I ......
梦幻泡影 嵌入式系统
为什么我设计的电源输出电压几乎为0呢?
在电源设计模块中,我参考的是TI的设计电路,两块电源芯片采用的是同样的型号,外围电阻和电容值是用同样的公式计算出来的,为什么一个可以正常输出,另一个几乎没有电压输出呢?哪位大虾知道的 ......
testttest 模拟与混合信号
求教msp430仿真下程序的问题
67438 以前都是用全速运行,然后等几下,再叉掉红擦,结果确实烧进去了,问题大家是怎么下载的?...
水货老手 微控制器 MCU
NXP代理商:文晔、周立功,哪家好些 ?
见附图,文晔、周立功 都是NXP的代理商 。 请问: 哪家好些(如 代理的级别高、技术支持到位等 ) ? 谢谢 ! 说明: 汽车电子项目,寻找 代理商。 附图: 316631 ...
yhye2world 汽车电子
protues元件库
protues元件库 立元件库元件名称及中英对照 AND 与门 ANTENNA 天线 BATTERY 直流电源 BELL 铃,钟 BVC 同轴电缆接插件 BRIDEG 1 整流桥(二极管) BRIDEG 2 整流桥(集成 ......
yuandayuan6999 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2367  1982  2078  1925  1946  2  38  17  57  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved