电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5330H-B00221-GMR

产品描述Clock Buffer Diff In 2.5V output 1:8 ClkBuff 5-350MHz
产品类别半导体    模拟混合信号IC   
文件大小525KB,共20页
制造商Silicon Laboratories
标准
下载文档 详细参数 全文预览

SI5330H-B00221-GMR在线购买

供应商 器件名称 价格 最低购买 库存  
SI5330H-B00221-GMR - - 点击查看 点击购买

SI5330H-B00221-GMR概述

Clock Buffer Diff In 2.5V output 1:8 ClkBuff 5-350MHz

SI5330H-B00221-GMR规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Clock Buffer
RoHSDetails
系列
Packaging
Reel
Moisture SensitiveYes
工厂包装数量
Factory Pack Quantity
2500

文档预览

下载PDF文档
S i533 0
1 . 8/ 2 .5 /3 .3 V L
O W
-J
I T T E R
, L
O W
-S
K E W
C
L O C K
B
U F F E R
/L
E V E L
T
R A N S L A T O R
Features
Supports single-ended or
differential input clock signals
Generates four differential
(LVPECL, LVDS, HCSL) or eight
single-ended (CMOS, SSTL,
HSTL) outputs
Provides signal level translation

Differential to single-ended

Single-ended to differential

Differential to differential

Single-ended to single-ended
Wide frequency range

LVPECL, LVDS: 5 to 710 MHz

HCSL: 5 to 250 MHz

SSTL, HSTL: 5 to 350 MHz

CMOS: 5 to 200 MHz
Additive jitter: 150 fs RMS typ
Output-output skew: 100 ps
Propagation delay: 2.5 ns typ
Single core supply with excellent
PSRR: 1.8, 2.5, or 3.3 V
Output driver supply voltage
independent of core supply: 1.5,
1.8, 2.5, or 3.3 V
Loss of Signal (LOS) indicator
allows system clock monitoring
Output Enable (OEB) pin allows
glitchless control of output clocks
Low power: 10 mA typical core
current
Industrial temperature range:
–40 to +85
°
C
Small size: 24-lead, 4 x 4 mm
QFN
Ordering Information:
See page 14.
Pin Assignments
Applications
High Speed Clock Distribution
Ethernet Switch/Router
SONET / SDH
PCI Express 2.0/3.0
Fibre Channel
MSAN/DSLAM/PON
Telecom Line Cards
Functional Block Diagram
Rev. 1.2 4/17
Copyright © 2017 by Silicon Laboratories
Si5330
问一下关于如何让板子脱机运行的问题~
最近在研究一块板子,就是用书上说的tftp、nfs之类的方法,现在把文件系统已经移到了SD卡上,但板子加电启动的时候中间还是要经过漫长的一段过程……最后再找SD卡挂载上面得fs…… Sending DHC ......
heater 嵌入式系统
FPGA产生基于LFSR的伪随机数
原文地址 1.概念   通过一定的算法对事先选定的随机种子(seed)做一定的运算可以得到一组人工生成的周期序列,在这组序列中以相同的概率选取其中一个数字,该数字称作伪随机数,由于所选数 ......
白丁 FPGA/CPLD
TCRT5000_红外反射式光电传感器_反射型光电开关_光电对管_寻迹小车专用
TCRT5000_红外反射式光电传感器_反射型光电开关_光电对管_寻迹小车专用...
moyd05 汽车电子
Cyclone 1 (EP1C12) 输出接OC门怎么设置
如题,选用的是Altera的Cyclone芯片,具体型号是EP1C12,有点搞不清楚IO输出电平,看资料好像有LVTTL,LVCMOS等形式的,我的电路输出接口要求是用OC门输出,打算加入一篇74LS06或者74LS04,但是 ......
niux 嵌入式系统
求MSP430G2553的寄存器介绍
由于刚接触这芯片,对于寄存器很不熟悉,希望各位大虾能指点一下,给我点资料...
puyangang 微控制器 MCU
《Altera OpenCL入门》作者:骏龙老宋
179314 ...
phantom7 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2745  235  1154  715  186  27  42  8  53  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved