电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SI5355A-B00056-GM

产品描述Clock Generators & Support Products ANY RATE ANY OUTPUT 1-200MHz CLK GENRATR
产品类别半导体    模拟混合信号IC   
文件大小657KB,共22页
制造商Silicon Laboratories
标准
下载文档 详细参数 全文预览

SI5355A-B00056-GM在线购买

供应商 器件名称 价格 最低购买 库存  
SI5355A-B00056-GM - - 点击查看 点击购买

SI5355A-B00056-GM概述

Clock Generators & Support Products ANY RATE ANY OUTPUT 1-200MHz CLK GENRATR

SI5355A-B00056-GM规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
Silicon Laboratories
产品种类
Product Category
Clock Generators & Support Products
RoHSDetails
系列
Packaging
Tray
Moisture SensitiveYes
工厂包装数量
Factory Pack Quantity
75

文档预览

下载PDF文档
S i535 5
A
N Y
-F
R E Q U E N C Y
1–20 0 MH
Z
Q
U A D
F
R E Q U E N C Y
8-O
U T P U T
C
L O C K
G
E N E R A T O R
Features
Generates any frequency from 1 to
200 MHz on each of the 4 output banks
Eight CMOS clock outputs
Guaranteed 0 ppm frequency synthesis
error for any combination of frequencies
25 or 27 MHz xtal or 5–200 MHz input clk
Five programmable control pins (output
enable, frequency select, reset)
Separate OEB pins to disable individual
banks or all outputs
Loss of signal output
Low 50 ps (typ) pk-pk period jitter
Phase jitter: 2 ps rms 12 kHz–20 MHz
Excellent PSRR performance
eliminates need for external power
supply filtering
Low power: 45 mA (core)
Core VDD: 1.8, 2.5, or 3.3 V
Separate VDDO for each bank of
outputs: 1.8, 2.5, or 3.3 V
Small size: 4x4 mm 24-QFN
Industrial temperature range:
–40 to +85 °C
Custom versions available using
ClockBuilder™ web utility
Samples available in 2 weeks
Ordering Information:
See page 17.
Pin Assignments
Applications
Printers
Audio/video
Networking
Communications
Storage
Switches/routers
Computing
Servers
OC-3/OC-12 line cards
Description
The Si5355 is a highly flexible clock generator capable of synthesizing four
completely non-integer related frequencies up to 200 MHz. The device has four
banks of outputs with each bank supporting two CMOS outputs at the same
frequency. Using Silicon Laboratories' patented MultiSynth fractional divider
technology, all outputs are guaranteed to have 0 ppm frequency synthesis error
regardless of configuration, enabling the replacement of multiple clock ICs and
crystal oscillators with a single device. Through a flexible web configuration utility
called ClockBuilder™ (www.silabs.com/ClockBuilder), factory-customized pin-
controlled Si5355 devices are available in two weeks without minimum order
quantity restrictions. The Si5355 supports up to three independent, pin-selectable
device configurations, enabling one device to replace three separate clock ICs.
Functional Block Diagram
Rev. 1.2 4/17
Copyright © 2017 by Silicon Laboratories
Si5355
艾今天上午10点艾睿合众直播:TI Sitara系列芯片在【大数据】产品上的应用
直播详情:艾睿合众邀您报名观看精彩直播:TI Sitara系列芯片在【大数据】产品上的应用 直播时间: 2018年11月1日(周四)上午10:00-11:30 直播主题: TI Sitara系列芯片在大数据产品上 ......
EEWORLD社区 TI技术论坛
请教前辈
我是学习电子信息工程的.想向各位前辈请教下,.如果我出去工作,就社会需要而言,我都需要掌握那些学科的知识,望各位指点一二.我有在移动公司网络工程部做基站维护的工作经历...
loujianfeng 工作这点儿事
用RT5350设计的wifi core(原理图和PCB)
本帖最后由 chenzhufly 于 2014-9-30 17:26 编辑 板子是一位朋友设计的,我就贡献出来了,但是他调试有问题,大家也可以帮忙检查检查 PCB图如下: 173691 工程文件: 173692 ...
chenzhufly 无线连接
硬件电子工程师
硬件电子工程师 本帖最后由 wh2008 于 2009-3-27 12:37 编辑 ]...
wh2008 单片机
wince电源属性->方案中的设置
wince中可以通过“控制面板”----“电源”打开电源属性对话框, 其中有一个“方案”选项,可以选择“电源使用方案”,状态切换时间等 这些方案的设置和超时的监视,是通过什么来管理 ......
mingjing 嵌入式系统
WINCE6.0 R3编译一个OS工程怎么整个这样的错误:CreateDirectory(C:) failed. GetLastError=5 (dec).
WINCE6.0 R3编译一个OS工程怎么整个这样的错误:CreateDirectory(C:) failed. GetLastError=5 (dec)....
mynamezj 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 885  1926  2783  1195  1647  39  37  16  31  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved