电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8T49N004A-072NLGI8

产品描述Clock Generators & Support Products Prog FemtoClock NG LVPECL/LVDS 4-Output
产品类别半导体    模拟混合信号IC   
文件大小756KB,共37页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

8T49N004A-072NLGI8在线购买

供应商 器件名称 价格 最低购买 库存  
8T49N004A-072NLGI8 - - 点击查看 点击购买

8T49N004A-072NLGI8概述

Clock Generators & Support Products Prog FemtoClock NG LVPECL/LVDS 4-Output

8T49N004A-072NLGI8规格参数

参数名称属性值
Product AttributeAttribute Value
制造商
Manufacturer
IDT (Integrated Device Technology)
产品种类
Product Category
Clock Generators & Support Products
RoHSDetails
系列
Packaging
Reel
工厂包装数量
Factory Pack Quantity
2500

文档预览

下载PDF文档
Programmable FemtoClock
®
NG LVPECL/LVDS
Clock Generator with 4-Outputs
IDT8T49N004I
DATASHEET
General Description
The IDT8T49N004I is a four output Clock Generator with selectable
LVDS or LVPECL outputs. The IDT8T49N004I can generate any one
of four frequencies from a single crystal or reference clock. The four
frequencies are selected from the Frequency Selection Table (Table
3A) and are programmed via I
2
C interface. The four predefined
frequencies are selected in the user application by two frequency
selection pins. Note the desired programmed frequencies must be
used with the corresponding crystal or clock frequency as indicated
in Table 3A.
Excellent phase noise performance is maintained with IDT’s Fourth
Generation FemtoClock
®
NG PLL technology, which delivers
sub-400fs RMS phase jitter.
Features
Fourth Generation FemtoClock NG PLL technology
Four selectable LVPECL or LVDS outputs via I
2
C
CLK, nCLK input pair can accept the following differential input
levels: LVPECL, LVDS, HCSL
FemtoClock NG VCO Range: 1.91GHz - 2.5GHz
RMS phase jitter at 156.25MHz (12kHz - 20MHz):
228fs (typical)
RMS phase jitter at 156.25MHz (10kHz - 1MHz): 175fs (typical)
Full 2.5V or 3.3V power supply
I
2
C programming interface
PCI Express (2.5Gb/s), Gen 2 (5Gb/s), and Gen 3 (8Gb/s)
jitter compliant
-40°C to 85°C ambient operating temperature
Lead-free (RoHS 6) packaging
Pin Assignment
V
CCO
nQ2
nQ3
24 23 22 21 20 19 18 17
16
15
14
13
12
11
10
9
1
V
EE
2
Q0
3
nQ0
4
V
CCO
5
Q1
6
nQ1
7
V
EE
8
nc
V
EE
Q2
Q3
FSEL1
V
CC
SCLK
SDATA
V
EE
25
26
27
28
29
30
31
32
V
EE
V
EE
FSEL0
nCLK
CLK
V
EE
XTAL_OUT
XTAL_IN
V
CCA
LOCK
V
EE
V
CC
CLK_SEL
IDT8T49N004I
32-Lead VFQFN
5mm x 5mm x 0.925mm package body
3.15mm x 3.15mm E-Pad
NL Package
IDT8T49N004ANLGI REVISION A OCTOBER 15, 2013
1
©2013 Integrated Device Technology, Inc.
Linux初学者成为高手的学习步骤和建议
很多Linux初学者不知从何处开始学起,怎么学,感觉很茫然。Linux菜鸟要成为Linux高手,要有一个好的学习计划和规划,要不然时间花了很多,却没有效果。这里介绍学习Linux的步骤和建议,希望对初 ......
Jacktang DSP 与 ARM 处理器
WinCE创建和操纵数据库的流程是什么 api开发
在WinCE平台下,如何创建一个数据库,如何创建表格,怎么用SQL语言对数据库进行操作,需要用到哪些API函数...
kevin77065638 嵌入式系统
应用技巧/基于MDB/ICP协议的自动售卖系统的主控制器实现
摘要:介绍一种以DALLAS DS5002FP单片机为主控制器的MDB/ICP协议实现。从硬件和软件描述了如何控制MDB总线,并给出一个较成熟的控制外设会话的总线驱动程序。该协议实现清晰、简单,采用 ......
rain 单片机
说一说画板子有哪些自己知道的小技巧?有哪些新手不知道的规则?
369111 说一说画板子有哪些自己知道的小技巧?有哪些新手不知道的规则? 我自己说说:信号线要加小电阻,可以消除回波(不过我看大多数人画板子就是用线直接连,并不加小电阻)。 ...
高进 聊聊、笑笑、闹闹
【晒“节”味】如约,上传“皇家庙会”照片,嘿嘿
因为想寻觅个虎头帽子,就是最最传统那种,所以饶有兴致地又逛了一个庙会 与地坛等大型的庙会相比,圆明园的这个庙会,人就显得没有那么多,但是名字叫得响亮啊——皇家庙会!呵呵 其实就 ......
soso 聊聊、笑笑、闹闹
2019年STM32全国巡回研讨会即将开启,现在报名赢三重礼
2019年ST全国巡回研讨会将于9月17日-27日期间,陆续在13城市(北京、杭州、成都、合肥、深圳、西安、南京、顺德、长沙、济南、厦门、上海、广州)启动。“砖”家预测,此期间将有一大 ......
EEWORLD社区 机器人开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2317  1742  1064  1342  271  47  36  22  28  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved