电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

S-817A46APF-CVJTFG

产品描述LDO Voltage Regulators Linear LDO regulator 1.2uA Iq 75mA Iout
产品类别电源/电源管理    电源电路   
文件大小833KB,共51页
制造商ABLIC
标准
下载文档 详细参数 全文预览

S-817A46APF-CVJTFG在线购买

供应商 器件名称 价格 最低购买 库存  
S-817A46APF-CVJTFG - - 点击查看 点击购买

S-817A46APF-CVJTFG概述

LDO Voltage Regulators Linear LDO regulator 1.2uA Iq 75mA Iout

S-817A46APF-CVJTFG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称ABLIC
零件包装代码SOIC
包装说明VSOF,
针数4
Reach Compliance Codecompliant
ECCN代码EAR99
Is SamacsysN
最大回动电压 10.27 V
最大输入电压10 V
最小输入电压5.6 V
JESD-30 代码R-PDSO-F4
JESD-609代码e6
长度1.4 mm
功能数量1
端子数量4
最大输出电压 14.692 V
最小输出电压 14.508 V
标称输出电压 14.6 V
封装主体材料PLASTIC/EPOXY
封装代码VSOF
封装形状RECTANGULAR
封装形式SMALL OUTLINE, VERY THIN PROFILE
峰值回流温度(摄氏度)260
认证状态Not Qualified
调节器类型FIXED POSITIVE SINGLE OUTPUT LDO REGULATOR
座面最大高度0.5 mm
表面贴装YES
技术CMOS
端子面层Tin/Bismuth (Sn/Bi)
端子形式FLAT
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间10
宽度1.2 mm
Base Number Matches1

文档预览

下载PDF文档
S-817 Series
www.sii-ic.com
© Seiko Instruments Inc., 1999-2011
SUPER-SMALL PACKAGE
CMOS VOLTAGE REGULATOR
Rev.6.1
_00
The S-817 Series is a 3-terminal positive voltage regulator, developed using CMOS technology. Small ceramic
capacitors can be used as the output capacitor, and the S-817 series provides stable operation with low loads
down to 1 µA.
Compared with the conventional voltage regulator, it is of low current consumption, and with a lineup of the
super small package (SNT-4A:1.2 x 1.6mm). It is optimal as a power supply of small portable device.
Features
Ultra-low current consumption:
Output voltage:
Output voltage accuracy:
Output current:
Operating current: Typ. 1.2
μA,
Max. 2.5
μA
1.1 to 6.0 V, selectable in 0.1 V steps.
±2.0%
50 mA capable (3.0 V output product, V
IN
=5
V)
*1
75 mA capable (5.0 V output product, V
IN
=7
V)
*1
Dropout voltage:
Typ. 160 mV (V
OUT
=
5.0 V, I
OUT
=
10 mA)
Low ESR capacitor Ceramic capacitor of 0.1
μF
or more can be used as an output capacitor.
Short circuit protection for:
Series A
Excellent Line Regulation:
Stable operation at light load of 1
μA
Lead-free, Sn 100%, halogen-free
*2
*1.
Attention should be paid to the power dissipation of the package when the load is large.
*2.
Refer to “
Product Name Structure”
for details.
Applications
Power source for battery-powered devices
Power source for personal communication devices
Power source for home electric/electronic appliances
Packages
SNT-4A
SC-82AB
SOT-23-5
SOT-89-3
TO-92
Seiko Instruments Inc.
1
电路模拟Multisim入门指导(PDF文件格式)
用于电路仿真。。很不错哦,电子开发必备工具的详细教程。。。...
Yound 单片机
EVDO拨号获取到的子网掩码始终是255.0.0.0
在wince5.0平台下,使用3G\EVDO模块拨号后,拨号连接显示“已连接”,但是无法打开网页。 过一会儿之后提示失去连接,以致拨号断开, 于是我使用ipconfig工具查看当前IP设置时,发现子 ......
cosmo.wu 嵌入式系统
基于先验预知的动态电源管理技术
摘要:“动态电源管理”是动态地分配系统资源,以最少的元件或元件最小工作量的低耗能状态完成系统任务的一种降低功耗的设计方法。“动态电源管理”技术中包括使系统能达到有效节能的一系列方法 ......
zbz0529 电源技术
【实用工具】Visio画时序图组件
Visio画时序图组件,实用方法很简单,下载,解压,然后放到一个固定的位置,Visio默认的查找位置为“D:\用户目录\我的文档\我的形状” 然后打开Visio,选择更多形状,我的形状,一般 ......
小梅哥 FPGA/CPLD
用ModelSim仿真FIFO (转)
由于仿真FIFO需要时钟资源,故使用了前一篇文章中使用的PLL模块。在仿真FIFO模块时,我使用了一个数据发生模块,参考的下面这篇文章中的源码datagene.v (可以去链接网址下载源码)数据发生模块的 ......
chenzhufly FPGA/CPLD
请问,数码管显示亮度不够 为什么?
我用的是共阴数码管6个,P1口连接数码管各段,P0口控制数码管的关断导通。 我现在是这样连接的: P1口出来接了个9脚5.1K的单排阻排(有标志的那头连接5V电源),其余8脚对应P1的8脚,然后连接22 ......
pangxie 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1519  928  950  2050  1039  12  52  2  59  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved