电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB574M000DGR

产品描述LVPECL Output Clock Oscillator, 574MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RB574M000DGR概述

LVPECL Output Clock Oscillator, 574MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB574M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率574 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【Modelsim常见问题】ModelSim无时序仿真选项
网友原话: 到处试了半天总算解决了——setting——more EDA netlist Writer Settings——Generate nestlist for functional simulation only——off ......
小梅哥 FPGA/CPLD
团购示波器群:359838(6位qq群)
团购示波器群:359838(6位qq群) --本群目的:团购示波器和其他各种电工仪表工具以及DIY 业余DIY或者搞兼职,万用表是必用的,每个电工都有, 但示波器就不一定了,没示波器,调电路不是不 ......
wangkj 测试/测量
求助
用A芯片去读B芯片里的某个寄存器,已知B芯片读操作时的地址为0A3H,这个寄存器在B芯片里的内存地址为02H 想问一下在A里设置时这个寄存器的地址要怎么写...
zzbaizhi 微控制器 MCU
请问谁有没有把U盘里的字库提取出来显示点阵的程序呀,求!
关于U盘中字库的提取,研究了几天,还是不太会,求助!!!...
merlong stm32/stm8
我这个adc0804小设计问题在哪里
初学adc0804,从最简单的东西,暂时就用数码管显示出电阻上的电压值,但是不能成。请帮我看一看: 电路图: 66516把关键部分画出来了,单片机部分复位外部晶振之类的没画。就让数码管显示R5上 ......
王阿东 ADI 工业技术
msp430单片机ADC12采样电压至1602显示程序
#include #include "Config.h" //开发板配置头文件,主要配置IO端口信息 #include "1602.c" static uchar Flag=0; //标志变量 uint TEMP=0; ......
Aguilera 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 272  535  780  254  2171  44  30  22  1  42 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved