电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MB631M000DGR

产品描述LVPECL Output Clock Oscillator, 631MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MB631M000DGR概述

LVPECL Output Clock Oscillator, 631MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MB631M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率631 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问,有这样的升压芯片吗?
输入电压1~1.5V输出>8V,电流...
xrg0228 电源技术
求啊
基于单片机,利用恒流源实现电阻测量,利用蜂鸣器或显示灯实现显示部分。软件硬件部分怎么完整实现:Sad:...
爱吃蛋炒饭 Microchip MCU
最近在做开关电源,给大家几份资料...逆变的,呵呵...可能不适合还望海涵
最近在做开关电源,给大家几份资料...逆变的,呵呵...可能不适合还望海涵...
破茧佼龙 单片机
Xilinx FPGA的SRL16移位寄存器原理与使用
字体: 小 中 大 | 打印 发表于: 2009-12-07 06:59 作者: qq1234 来源: 开源IP通吃岛 可以定义移位长度的移位寄存器。 就是用一个lut可以实现16位的移位寄存器。 SRL16 的是 16bit ......
gauson FPGA/CPLD
电动汽车电池管理系统设计
随着能源紧缺、石油涨价、城市环境污染的日益严重,替代石油的新能源的开发利用越来越被各国政府所重视。在新能源体系中,电池系统是其中不可或缺的重要组成部分。近年来,以锂电池为动力的电动 ......
wonderto 汽车电子
我把卫星电视机顶盒刷成了砖头,求高手帮我解决一下
型号是 ZY--5518A H 的 , 板子是PCB-2023FD5 配置是Hi2023EC-Hi3102E-5812 升级口是5针的,手从左到右数1针是地,2针和3针是数据,4针是3.3V电压,5针不知道,请教高手,如何短接 ......
damafeng 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2382  37  1555  2375  2162  43  22  2  27  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved