电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA1239M00DGR

产品描述LVDS Output Clock Oscillator, 1239MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA1239M00DGR概述

LVDS Output Clock Oscillator, 1239MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA1239M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1239 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于CEC编辑器的问题,如何把我写的驱动CMMB加入到现有的BSP中,让它可以在IDE中可以加入,删除
关于CEC编辑器的问题,如何把我写的驱动CMMB加入到现有的BSP中,让它可以在IDE中可以加入,删除 我现有的BSP在Third Party\BSPs\Telechips:ARMV4I下面,我也想把我新写的驱动加入到这个BSP下的De ......
hy8457 嵌入式系统
【花雕动手做】有趣好玩的音乐可视化系列小项目(13)---有机棒立柱灯
徒步的路上,在草丛里面捡到一些报废的有机棒 625364 ...
eagler8 DIY/开源硬件专区
超声波通讯
想用430做超声波通信,不知道从何下手,哪位高手做过相关的题目,一起来探讨一哈!...
zzxing 微控制器 MCU
T5\T8 日光灯长度怎么定的?
T5\T8 日光灯长度怎么定的?...
aeiou 嵌入式系统
关于方案选择的一点建议
建议选择方案的时候可以向两个方面选择,一种是经济实用,用较低的成本就可以实现的,不要求精度很高,够用就行。而另一种则是追求高精度的,这样可以满足不同的需求。...
leekuip DIY/开源硬件专区
交换或者出售STM32F4DISCOVERY
RT。 现有一闲置的STM32F407的开发板,想交换一个STM32F103的开发板(可补差价);或者出售掉这个开发板(可走淘宝)。 http://item.taobao.com/item.htm?spm=2013.1.0.0.8z1u1C&scm=1007.100 ......
eydz 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1586  561  675  2906  2146  11  16  56  27  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved