电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530DA1088M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1088MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530DA1088M00DGR概述

CMOS/TTL Output Clock Oscillator, 1088MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530DA1088M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1088 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
加密系统盘有没有好的方法
想做一个加密系统盘的软件,利用驱动或其他什么方法,那位大哥有好的建议...
fengyeshu 嵌入式系统
再来一发:能用手指接电话的智能表带,歪果仁真会玩~
259804 259805 简单一句话来介绍SGNL就是,可以直接用手指打电话。这款SGNL智能表带是由三星C-Lab分拆出的五家公司其中之一Innomdle Lab所研发的,这家科技初创公司的研发宗旨就是致力于 ......
bootloader 无线连接
【毕业设计】基于单片机的电子琴设计
基于单片机的电子琴设计...
wy229608 单片机
HC32L110 系列烧录的那些坑
华大HC32L110系列数据手册Rev2.5(新)版本中提到如下: 1. 实测老版本通过P31和P27脚无法进行UART和CCID烧录,但可用keil烧录,如果采购到老版本的芯片,建议务必预留P35和P36做为烧录口。2.SWD ......
白虎姐 国产芯片交流
学模拟+《运算放大器噪声优化手册》读书笔记 之四
本帖最后由 dontium 于 2015-1-23 11:22 编辑 零漂移运放是可以对失调误差,失调漂移误差和低频噪声误差进行周期性自校准的一种运放。 不同的零漂移运放的校准周期范围为10Hz-100Hz。其内 ......
machinnneee 模拟与混合信号
CCBN2011 见闻图文报道
三月份是三网融合和3D高清智能电视热潮涌动的一个月.首先声明一下,阿牛哥主业是推进广电大屏屏接矩阵方案 ,对三网融合,机顶盒,3D高清智能电视等话题只是个人观点. 3月22日下午阿牛哥参加2011 ......
jameswangsynnex 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 593  804  1045  2279  681  12  17  22  46  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved