电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GM62502.5ST89R

产品描述250mA ULTRA-LOW DROPOUT POSITIVE VOLTAGE REGULATOR
文件大小134KB,共13页
制造商Gamma Microelectronics ( APM )
官网地址http://www.gamma-apm.com.tw/en/index.asp
下载文档 全文预览

GM62502.5ST89R概述

250mA ULTRA-LOW DROPOUT POSITIVE VOLTAGE REGULATOR

文档预览

下载PDF文档
Description
GM6250 combine high accuracy with very low power con-
sumption, and provides high output current even when the
application requires extremely low input-output voltage dif-
ferential.
GM6250 includes a precision voltage reference, an error
correction circuit, over-temperature protection, and a cur-
rent limited output driver. Fast transient response to load
variations provides excellent stability under dynamic load
conditions.
GM6250 comes in SOT-23 (150mW), SOT-89 (500mW)
and TO-92 packages.
Features
Maximum output current 250mA (within
maximum power dissipation)
Output voltage: from 1.8 V to 5.0V in 0.1V
increments
Output voltage ±2%
CMOS low power consumption, typically
1.0µA at V
OUT
= 5.0V
Input stability typically 0.2%/ V
Ultra-low dropout voltage 0.38V @ I
OUT
=
200mA at V
OUT
= 5.0V
Small input/ output differential:
0.4V at 160mA (V
OUT
= 3.3V)
SOT-23 (150mW), SOT-89 (500mW) and
TO-92 packages
Application
Palmtops
Portable Cameras
Video Recorders
Battery Powered Equipment
Reference Voltage Sources
TYPICAL APPLICATION CIRCUITS
V
IN
+
C
IN
V
SS
C
L
1µF
(Tantalum)
+
R
L
1µF
(Tantalum)
www.gammamicro.com
GM6250
V0.1
1
V
IN
GM6250
V
OUT
DE1SOC OpenCL VGA 工程编译 mandelbrot
DE1SOC OpenCL VGA 工程编译mandelbrot时间 :2015年4月2日 作者:knat 开发板:DE1SOC Rev C 百度网盘资料 :http://pan.baidu.com/s/1ge2q9Tx 操作步骤: 拷贝FPGA工程 新建文件夹 ......
alphalovelife FPGA/CPLD
ocl电路的疑问
书上说正半周时T1导通,T2截止。我的疑问是T1导通时T2发射极两端电压是U0>0,那么T2此时也应导通啊为什么 会截止呢? 38981...
banana 模拟电子
vc控制台程序如何获取整个硬盘的扇区数?
就是在win32 console程序下,通过什么方式可以获取硬盘的总扇区数? api函数? 转为16位模式调int 13? 另外就是对硬盘的直接读写除了createfile(),还有其他什么方式吗?...
taoym101 嵌入式系统
TI电源学习成长路之PFC控制电路
以下是小编为大家精选的关于PFC功率电路的课程,希望大家学习之后,能够对PFC的理解与设计有一个显著的进步: >>三相维也纳PFC拓扑设计方案 >>TI PFC+LLC 解决方案在工业电源中的应用 ......
EE大学堂 大学堂专版
【公告】TI精品课程即将更新,请大家注意备份信息!!
:)参与TI教室学习的同学们:为了让大家学习更方便,我们将于2012年6月8日中午12:00进行课程更新,请大家注意做好备份工作:1、 学习时长、考试记录前台清零,所以遇到学习记录、考试记录清零的 ......
EEWORLD社区 TI技术论坛
FPGA时钟之惑
设计者有这样几个时钟 原始时钟1,org_clk,频率100MHz 通过分频电路,使用org_clk产生几个时钟,包括 时钟2,clk_50m,频率50MHz 时钟3,不规则分频产生时钟clk_24m,频率约为24M,所谓不 ......
wkj FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2398  2165  947  2724  1820  34  9  35  42  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved