电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GS8150V18AGB-357I

产品描述1M x 18, 512K x 36 18Mb Register-Register Late Write SRAM
产品类别存储    存储   
文件大小616KB,共25页
制造商GSI Technology
官网地址http://www.gsitechnology.com/
标准
下载文档 详细参数 全文预览

GS8150V18AGB-357I概述

1M x 18, 512K x 36 18Mb Register-Register Late Write SRAM

GS8150V18AGB-357I规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称GSI Technology
零件包装代码BGA
包装说明BGA,
针数119
Reach Compliance Codecompli
ECCN代码3A991.B.2.B
最长访问时间1.4 ns
其他特性PIPELINED ARCHITECTURE
JESD-30 代码R-PBGA-B119
JESD-609代码e1
长度22 mm
内存密度18874368 bi
内存集成电路类型LATE-WRITE SRAM
内存宽度18
湿度敏感等级3
功能数量1
端子数量119
字数1048576 words
字数代码1000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织1MX18
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装形状RECTANGULAR
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度1.99 mm
最大供电电压 (Vsup)1.95 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN SILVER COPPER
端子形式BALL
端子节距1.27 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度14 mm

文档预览

下载PDF文档
Product Preview
GS8150V18/36AB-357/333/300/250
119-Bump BGA
Commercial Temp
Industrial Temp
Features
• Register-Register Late Write mode, Pipelined Read mode
• 1.8 V +150/–100 mV core power supply
• 1.5 V or 1.8 V HSTL Interface
• ZQ controlled programmable output drivers
• Dual Cycle Deselect
• Fully coherent read and write pipelines
• Byte write operation (9-bit bytes)
• Differential HSTL clock inputs, K and K
• Asynchronous output enable
• Sleep mode via ZZ
• IEEE 1149.1 JTAG-compliant Serial Boundary Scan
• JEDEC-standard 119-bump BGA package
• Pb-Free 119-bump BGA package available
1M x 18, 512K x 36
18Mb Register-Register Late Write SRAM
Functional Description
250 MHz–357 MHz
1.8
V V
DD
1.5 V or 1.8 V HSTL I/O
Because GS8150V18/36A are synchronous devices, address
data inputs and read/write control inputs are captured on the
rising edge of the input clock. Write cycles are internally self-
timed and initiated by the rising edge of the clock input. This
feature eliminates complex off-chip write pulse generation
required by asynchronous SRAMs and simplifies input signal
timing.
GS8150V18/36A support pipelined reads utilizing a rising-
edge-triggered output register. They also utilize a Dual Cycle
Deselect (DCD) output deselect protocol.
GS8150V18/36A are implemented with high performance
HSTL technology and are packaged in a 119-bump BGA.
Family Overview
GS8150V18/36A are 18,874,368-bit (18Mb) high
performance SRAMs. This family of wide, very low voltage
HSTL I/O SRAMs is designed to operate at the speeds needed
to implement economical high performance cache systems.
Mode Control
There are two mode control select pins (M1 and M2), which
allow the user to set the correct read protocol for the design.
The GS8150V18/36A support single clock Pipeline mode,
which directly affects the two mode control select pins. In
order for the part to fuction correctly, and as specified, M1
must be tied to VSS and M2 must be tied to V
DD
or V
DDQ
.
This must be set at power-up and should not be changed during
operation.
Sleep Mode
Low power (Sleep mode) is attained through the assertion (High)
of the ZZ signal, or by stopping the clock (CK). Memory data is
retained during Sleep mode.
Parameter Synopsis
-357
Pipeline
Cycle
tKHQV
Curr (x18)
Curr (x36)
2.8
1.4
600
650
-333
3.0
1.5
550
600
-300
3.3
1.6
500
550
-250
4.0
2.0
450
500
Unit
ns
ns
mA
mA
Rev: 1.04 4/2005
1/25
© 2003, GSI Technology
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
led灯程序能用二进制吗。。
p2=0x01;与p2=00000001显示的结果一样。当p2=0xaa;与p2=10101010的结果却不一样呢? 当p2=10101010时,只有第4和7个灯亮,为什么?...
小胖孩 51单片机
迅为RK3399开发板Linux固件烧写(二)
单独烧写镜像 解压光盘 “iTOP-3399 光盘资料\20201112(使用最新日期即可)\02 工具\烧写工具 \windows”目录下的LinuxTool_Release_v2.54.7z 文件, 得到AndroidTool_Release_v2. ......
遥寄山川 ARM技术
模拟电子技术实验经验总结+故障检测方法
故障检验方法: http://bbs.elecfans.com/static/image/hrline/line4.png 1. 基础电路搭接: %%面包板 我们一般用面包板作为搭接电路的基础,先简单提一下面包板,(不做详细说明了哦) ......
lclhitwh 模拟与混合信号
MAX708-具有比较器、手动复位输入、两组复位电平输出的微
MAX708-具有比较器、手动复位输入、两组复位电平输出的微行介绍...
rain 无线连接
DSP TMS320C6000的基本特性
TMS320C6000产品是美国TI公司于1997年推出的dsp芯片,该DSP芯片定点、浮点兼容,其中,定点系列是TMS320C62xx系列,浮点系列是TMS320C67xx系列,2000年3月,TI发布新的C64xx内核,主频为1.1G ......
Aguilera DSP 与 ARM 处理器
大家来看看这个电源切换电路怎么样
404788 另外,还有一种特别简洁的电路。这两种电路哪一种比较好呢 404789 ...
lingking 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2631  1396  2075  2221  1402  53  29  42  45  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved