电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GS8150V36AGB-357I

产品描述1M x 18, 512K x 36 18Mb Register-Register Late Write SRAM
产品类别存储    存储   
文件大小616KB,共25页
制造商GSI Technology
官网地址http://www.gsitechnology.com/
标准
下载文档 详细参数 全文预览

GS8150V36AGB-357I概述

1M x 18, 512K x 36 18Mb Register-Register Late Write SRAM

GS8150V36AGB-357I规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称GSI Technology
零件包装代码BGA
包装说明BGA,
针数119
Reach Compliance Codecompli
ECCN代码3A991.B.2.B
最长访问时间1.4 ns
其他特性PIPELINED ARCHITECTURE
JESD-30 代码R-PBGA-B119
JESD-609代码e1
长度22 mm
内存密度18874368 bi
内存集成电路类型LATE-WRITE SRAM
内存宽度36
湿度敏感等级3
功能数量1
端子数量119
字数524288 words
字数代码512000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织512KX36
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装形状RECTANGULAR
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)260
认证状态Not Qualified
座面最大高度1.99 mm
最大供电电压 (Vsup)1.95 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子形式BALL
端子节距1.27 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度14 mm

文档预览

下载PDF文档
Product Preview
GS8150V18/36AB-357/333/300/250
119-Bump BGA
Commercial Temp
Industrial Temp
Features
• Register-Register Late Write mode, Pipelined Read mode
• 1.8 V +150/–100 mV core power supply
• 1.5 V or 1.8 V HSTL Interface
• ZQ controlled programmable output drivers
• Dual Cycle Deselect
• Fully coherent read and write pipelines
• Byte write operation (9-bit bytes)
• Differential HSTL clock inputs, K and K
• Asynchronous output enable
• Sleep mode via ZZ
• IEEE 1149.1 JTAG-compliant Serial Boundary Scan
• JEDEC-standard 119-bump BGA package
• Pb-Free 119-bump BGA package available
1M x 18, 512K x 36
18Mb Register-Register Late Write SRAM
Functional Description
250 MHz–357 MHz
1.8
V V
DD
1.5 V or 1.8 V HSTL I/O
Because GS8150V18/36A are synchronous devices, address
data inputs and read/write control inputs are captured on the
rising edge of the input clock. Write cycles are internally self-
timed and initiated by the rising edge of the clock input. This
feature eliminates complex off-chip write pulse generation
required by asynchronous SRAMs and simplifies input signal
timing.
GS8150V18/36A support pipelined reads utilizing a rising-
edge-triggered output register. They also utilize a Dual Cycle
Deselect (DCD) output deselect protocol.
GS8150V18/36A are implemented with high performance
HSTL technology and are packaged in a 119-bump BGA.
Family Overview
GS8150V18/36A are 18,874,368-bit (18Mb) high
performance SRAMs. This family of wide, very low voltage
HSTL I/O SRAMs is designed to operate at the speeds needed
to implement economical high performance cache systems.
Mode Control
There are two mode control select pins (M1 and M2), which
allow the user to set the correct read protocol for the design.
The GS8150V18/36A support single clock Pipeline mode,
which directly affects the two mode control select pins. In
order for the part to fuction correctly, and as specified, M1
must be tied to VSS and M2 must be tied to V
DD
or V
DDQ
.
This must be set at power-up and should not be changed during
operation.
Sleep Mode
Low power (Sleep mode) is attained through the assertion (High)
of the ZZ signal, or by stopping the clock (CK). Memory data is
retained during Sleep mode.
Parameter Synopsis
-357
Pipeline
Cycle
tKHQV
Curr (x18)
Curr (x36)
2.8
1.4
600
650
-333
3.0
1.5
550
600
-300
3.3
1.6
500
550
-250
4.0
2.0
450
500
Unit
ns
ns
mA
mA
Rev: 1.04 4/2005
1/25
© 2003, GSI Technology
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
求助~~
我今年刚上研一,目前还不明确对什么感兴趣,但属于那种对自己要求的都能做好的那种人,因此学习能力挺强的。现在签到研究所了,属于代培的那种,研究的是并行计算系统软件,还有嵌入式操作系统 ......
weiyt 嵌入式系统
2013年TI ARM Day火热来袭!系统解决方案+动手实验课,精彩不容错过!
想要使用 ARM 开始下一个设计? 那您一定不能错过 2013 TI ARM Day。本次会议针对 ARM 产品系列进行全方位的介绍,并有动手实验课程带您零距离体验 TI 开发工具。系统级解决方案、全面的软件体 ......
EEWORLD社区 DSP 与 ARM 处理器
关于恋爱<转>
第一篇文章:警惕爱情的七个教条   发自内心的感觉,是我们判断事物的唯一可靠的凭仗。     然而,如果没有学会尊重并信任自己的感觉,我们就会容易信任一些貌似正确的信条。    ......
shuangshumei 聊聊、笑笑、闹闹
三星2410芯片的WIN CE下从USB驱动的开发。
哪位开发过基于ARM 2410的WIN CE下从USB驱动程序的,帮帮忙,哥们要做一个2410的从USB的驱动,通过该口可以访问PDA下的某一目录(最好能够设定),实现对该目录的保护访问。 感谢大家,如果谁 ......
gcxiaoma 嵌入式系统
动态扫描显示接口
动态扫描显示接口是单片机中应用最为广泛的一种显示方式之一。其接口电路是把所有显示器的8个笔划段a-h同名端连在一起,而每一个显示器的公共极COM是各自独立地受I/O线控制。CPU向字段输出口 ......
rain 单片机
usb通信
小弟不才,刚刚接触usb这块?想请教下如果想实现两个程序(一个在pc端,一个在wince设备端)之间通信,可以上传下载文件,应该怎么做呢?我已经在pc端通过GUID查到了wince的usb设备,但是不能上传 ......
xrlabc 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 628  1716  735  2665  1788  13  35  15  54  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved