电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB366M000DGR

产品描述LVPECL Output Clock Oscillator, 366MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB366M000DGR概述

LVPECL Output Clock Oscillator, 366MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB366M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率366 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求一块STM32的开发板?
大侠们好,本人硬件菜鸟一名,之前只搞过PIC的单片机,现在换了个工作,要用STM32F107,所以来求购一块开发板,菜鸟级的就行,大侠帮帮忙,QQ270312067...
yanjianguo 淘e淘
STC-ISP下载程序的BUG~~~~~
这两天在用STC的单片机,直接用串口就能下程序还是很方便的,比之前一直用的AT的好多了:lol 谁知问题来了,在软件里一打开工程的HEX文件程序立马失去响应....结果搞了一下午,后来一点一点的排 ......
anqi90 单片机
platform builder编译出错请教怎么回事
BLDDEMO: There were errors building **项目名 这是错误信息...
tomlinson 嵌入式系统
fpga学习的提议
最近买了一个以PE2C8Q208为主的开发板 但是发现只有些简单的例子只能做 所以就想让有兴趣的人组织起来 一起做一些稍微复杂的东西 大家一起不断的进步 当然也希望一些高手的带领 或指点 ......
heningbo FPGA/CPLD
开关电容滤波器相关
开关电容滤波器谁比较了解,可以讲一下吗:congratulate: @cruelfox,之前看你讲过滤波器,能再讲一下这个吗? ...
S3S4S5S6 模拟电子
跳频同步信息的基本传递方法
跳频同步信息的基本传递方法 主机按约定的频道跳,从机检测到没有收到信号也跟着按约定的频道跳,直到检测到有信号。 正确接收跳频信号的条件 跳频系统要实现跳频通信,正确接收跳 ......
xtss 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2824  970  1121  498  726  12  24  44  15  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved