电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8523AGI-03LNT

产品描述Clock Drivers & Distribution 4 HSTL OUT BUFFER
产品类别逻辑    逻辑   
文件大小182KB,共16页
制造商IDT (Integrated Device Technology)
标准
下载文档 详细参数 全文预览

8523AGI-03LNT在线购买

供应商 器件名称 价格 最低购买 库存  
8523AGI-03LNT - - 点击查看 点击购买

8523AGI-03LNT概述

Clock Drivers & Distribution 4 HSTL OUT BUFFER

8523AGI-03LNT规格参数

参数名称属性值
Brand NameIntegrated Device Technology
是否无铅不含铅
是否Rohs认证符合
零件包装代码TSSOP
包装说明TSSOP, TSSOP20,.25
针数20
制造商包装代码PGG20
Reach Compliance Codecompliant
ECCN代码EAR99
系列8523
输入调节DIFFERENTIAL MUX
JESD-30 代码R-PDSO-G20
JESD-609代码e3
长度6.5 mm
逻辑集成电路类型LOW SKEW CLOCK DRIVER
湿度敏感等级1
功能数量1
反相输出次数
端子数量20
实输出次数4
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP20,.25
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup1.5 ns
传播延迟(tpd)1.5 ns
认证状态Not Qualified
Same Edge Skew-Max(tskwd)0.05 ns
座面最大高度1.2 mm
最大供电电压 (Vsup)3.465 V
最小供电电压 (Vsup)3.135 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度4.4 mm
Base Number Matches1

文档预览

下载PDF文档
Low Skew, 1-to-4
Differential-to-LVHSTL Fanout Buffer
G
ENERAL
D
ESCRIPTION
The 8523I-03 is a low skew, high performance 1-to-4 Dif-
ferential-to-LVHSTL fanout buffer. The 8523I-03 has two
selectable clock inputs.The input pairs can accept most
standard differential input levels. The clock enable is
internally synchronized toeliminate runt pulses on the
outputs during asynchronousassertion/deassertion of the clock
enable pin.
Guaranteed output and par t-to-par t skew character-
istics make the 8523I-03 ideal for those applications
demanding well defined performance and repeatability.
8523I-03
DATA SHEET
F
EATURES
4 differential LVHSTL compatible outputs
Selectable differential CLK0, nCLK0 and CLK1, nCLK1
clock inputs
Clock input pairs can accept the following differential
input levels: LVDS, LVPECL, LVHSTL, SSTL, HCSL
Maximum output frequency: 650MHz
Translates any single-ended input signal to LVHSTL
levels with resistor bias on nCLK input
Output skew: 50ps (maximum)
Part-to-part skew: 400ps (maximum)
Propagation delay: 1.2ns (typical)
V
OH
= 1V (maximum)
3.3V core, 1.8V output operating supply
Lead-Free package available
-40°C to 85°C ambient operating temperature
B
LOCK
D
IAGRAM
P
IN
A
SSIGNMENT
GND
CLK_EN
CLK_SEL
CLK0
nCLK0
CLK1
nCLK1
nc
nc
V
DD
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
Q0
nQ0
V
DDO
Q1
nQ1
Q2
nQ2
V
DDO
Q3
nQ3
8523I-03
20-Lead TSSOP
6.5mm x 4.4mm x 0.92mm body package
G Package
Top View
8523I-03 REVISION A 11/9/15
1
©2015 Integrated Device Technology, Inc.

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1292  558  1974  102  2131  2  44  46  6  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved