电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA215M000DGR

产品描述LVDS Output Clock Oscillator, 215MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA215M000DGR概述

LVDS Output Clock Oscillator, 215MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA215M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率215 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
WINDOWS CE 窗体编译通过了,却不能在模拟器运行
学Win CE程序设计的菜鸟,按照教材把一个窗体程序代码输入,生成解决方案成功。就是不能在模拟器下运行 特此请问下老鸟? 开发环境:VS2008 模拟器:WM6.0 问题补充:代码 //filena ......
dudu404 嵌入式系统
TI产品选型指南及解决方案 (利尔达研讨会光盘内容)
前几日,参加了利尔达的技术研讨会,有个选型的光盘感觉不错,与大家分享下。 感谢老练帮忙整理: 第一部分:处理器 28381 28380...
clark 单片机
用在嵌入微控制器Xilinx 在系统编程(ISP)
用在嵌入微控制器Xilinx 在系统编程(ISP)...
lorant 工业自动化与控制
pdf开发
小弟最近在做pdf的嵌入式开发,可以前从未接触过pdf的相关开发,各位大虾可有pdf阅读器开发的的相关资料,能不能共享下,特别是中文资料或者是下载地址,我的邮箱1033900922@qq.com,谢谢了,不 ......
fox5520 嵌入式系统
模拟电路设计不得不注意这12个问题
模拟电路(Analog Circuit):处理模拟信号的电子电路 。"模拟"二字主要指电压(或电流)对于真实信号成比例的再现,它最初来源于希腊语词汇ανάλογος,意思是"成比例的"。 模拟电 ......
mwkjhl PCB设计
基于单片机的密码锁
我想设计一个密码锁。初始密码最好能一次性写入到单片机里面(有的说要加一个24C02之类的外存储芯片)。用户通过一个3×3的键盘输入密码(例如:123456),用此密码与设置好的初始密码比较。比 ......
evenles 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 199  752  65  2402  640  20  6  9  30  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved