电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA160M000DGR

产品描述LVDS Output Clock Oscillator, 160MHz Nom, ROHS COMPLIANT PACKAGE-6
产品类别振荡器   
文件大小122KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA160M000DGR概述

LVDS Output Clock Oscillator, 160MHz Nom, ROHS COMPLIANT PACKAGE-6

531SA160M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT PACKAGE-6
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号SI531
安装特点SURFACE MOUNT
标称工作频率160 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R YS TA L
O
SCILLATOR
(XO) (10 M H
Z
Features
TO
1 . 4 GH
Z
)
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
1
6
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
OE
2
5
CLK–
GND
3
4
CLK+
Si530 (LVDS/LVPECL/CML)
OE
1
6
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
2
5
NC
GND
3
4
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
1
6
V
DD
NC
2
5
CLK–
GND
3
4
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.4 5/13
Copyright © 2013 by Silicon Laboratories
Si530/531
MSP430时钟系统四
回首前面主要是以msp430x1xx为模板介绍的此款单片机的时钟模块,其他各系列的时钟模块主体相同,只是根据需要有了些小的差异,下面我们来简单的认识一下,然后结束时钟模块的旅程。136058上图是 ......
qinkaiabc 微控制器 MCU
谁有没用的SD储存卡的模块啊
谁有没用的SD储存卡的模块啊,有的多的,或者没用的,给我个吧,我现在在做单片机的读写,谢谢了...
ylf175300 51单片机
PN结的电容效应
为什么PN结电容效应在高频中不能忽略?...
wen30 模拟电子
C语言中的一些时间函数(time/sleep/clock)
1.time函数 头文件:#include <time.h>(实际上我没有添加该头文件仍然可以运行) 定义函数:time_t time(time_t *t); 函数说明:此函数会返回从公元 1970 年1 月1 日的UTC 时间从0 时 ......
fish001 DSP 与 ARM 处理器
信号处理资源的个人评述(转载)
信号处理资源的个人评述(转载) 2010-09-28 11:23 转载自: http://blog.ednchina.com/yrwusignal/1770462/message.aspx 信号处理是一门理论性与实践性都非常强的学科。比如DSP这 ......
安_然 模拟电子
快乐
经过这段时间的经历,发现了一个现象:不要总想着世界能给你多少微笑,要学会自己给自己微笑,偶尔的自娱自乐是个不错的选择,哈哈!不开心的朋友们,乐起来吧!:)开心的朋友,继续保持下去吧{: ......
spuda 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2653  662  857  137  1420  17  37  59  24  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved