电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A42MX09-VQG100I

产品描述FPGA - Field Programmable Gate Array MX
产品类别可编程逻辑器件    可编程逻辑   
文件大小7MB,共142页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

A42MX09-VQG100I在线购买

供应商 器件名称 价格 最低购买 库存  
A42MX09-VQG100I - - 点击查看 点击购买

A42MX09-VQG100I概述

FPGA - Field Programmable Gate Array MX

A42MX09-VQG100I规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microsemi
包装说明TFQFP,
Reach Compliance Codecompliant
其他特性ALSO OPERATES AT 5V SUPPLY
最大时钟频率117 MHz
CLB-Max的组合延迟2.5 ns
JESD-30 代码S-PQFP-G100
JESD-609代码e3
长度14 mm
湿度敏感等级3
可配置逻辑块数量684
等效关口数量14000
端子数量100
最高工作温度85 °C
最低工作温度-40 °C
组织684 CLBS, 14000 GATES
封装主体材料PLASTIC/EPOXY
封装代码TFQFP
封装形状SQUARE
封装形式FLATPACK, THIN PROFILE, FINE PITCH
峰值回流温度(摄氏度)260
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度14 mm

文档预览

下载PDF文档
Revision 11
40MX and 42MX FPGA Families
Features
High Capacity
Single-Chip ASIC Alternative
3,000 to 54,000 System Gates
Up to 2.5 kbits Configurable Dual-Port SRAM
Fast Wide-Decode Circuitry
Up to 202 User-Programmable I/O Pins
5.6 ns Clock-to-Out
250 MHz Performance
5 ns Dual-Port SRAM Access
100 MHz FIFOs
7.5 ns 35-Bit Address Decode
HiRel Features
Commercial, Industrial, Automotive,
Temperature Plastic Packages
and
Military
Commercial, Military Temperature, and MIL-STD-883
Ceramic Packages
QML Certification
Ceramic Devices Available to DSCC SMD
Mixed-Voltage Operation (5.0V or 3.3V for core and
I/Os), with PCI-Compliant I/Os
Up to 100% Resource Utilization and 100% Pin Locking
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Verification Capability
with Silicon Explorer II
Low Power Consumption
IEEE Standard 1149.1 (JTAG) Boundary Scan Testing
Ease of Integration
High Performance
Product Profile
Device
Capacity
System Gates
SRAM Bits
Logic Modules
Sequential
Combinatorial
Decode
Clock-to-Out
SRAM Modules
(64x4 or 32x8)
Dedicated Flip-Flops
Maximum Flip-Flops
Clocks
User I/O (maximum)
PCI
Boundary Scan Test (BST)
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
CQFP
PBGA
A40MX02
3,000
295
9.5 ns
147
1
57
44, 68
100
80
A40MX04
6,000
547
9.5 ns
273
1
69
44, 68, 84
100
80
A42MX09
14,000
348
336
5.6 ns
348
516
2
104
84
100, 160
100
176
A42MX16
24,000
624
608
6.1 ns
624
928
2
140
84
100, 160, 208
100
176
A42MX24
36,000
954
912
24
6.1 ns
954
1,410
2
176
Yes
Yes
84
160, 208
176
A42MX36
54,000
2,560
1,230
1,184
24
6.3 ns
10
1,230
1,822
6
202
Yes
Yes
208, 240
208, 256
272
May 2012
© 2012 Microsemi Corporation
i
ARM体系结构与编程中的一个小问题
在看ARM体系结构与编程,第116页有个地方不明白: GBLA objectsize ;声明一个全局的算术变量 objectsize SETA 0xff ;向该变量赋值 SPACE objectsize ; ......
flyriz ARM技术
南华大学黄智伟系列--电子设计竞赛必须掌握的一些基本技能
本帖最后由 paulhyde 于 2014-9-15 04:13 编辑 全国大学生电子设计竞赛试题包括理论设计、实际制作与调试等内容,既考虑到教学的基本内容要求,又适当了反映新技术和新器件的应用,竞赛试题一 ......
小煜 电子竞赛
IAR 7.4 注册机
谁可以共享一下 IAR 7.4 注册机,不胜感激 ...
丁学涛 下载中心专版
如何在RedCycloneII上配置SDRAM clk的phase shift?
刚开始使用CycloneII FPGA,和朋友借了一块RedCycloneII板(FPGA是EP1C6Q240C8),但是资料光盘找不到了。在尝试在RedCycloneII上把NIOS跑起来。不过不知道该把SDRAM clk的phase shift配成什么 ......
eeleader FPGA/CPLD
招聘硬件工程师
上海东现船舶设备有限公司招聘硬件工程师,要求如下:1. 精通模电,数电。2. 5年以上的硬件开发经验,有EMC经验更佳。3. 熟悉现场总线,如can总线。4. 熟悉arm且有项目经验。5. 有测控或仪器仪 ......
怎么会这样 求职招聘
《嵌入式实时操作系统μC/OS原理与实践》推荐
《嵌入式实时操作系统μC/OS原理与实践》的特点在于 1.详细的代码解析,从TCB等数据结构到流程图到示例代码 2.有VC下的仿真代码 http://blog.sina.com.cn/s/blog_9cc4819101014du8.html 3. ......
llpanda 实时操作系统RTOS

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 420  1329  914  2387  120  26  5  47  15  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved