电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

GS8342D09E-200

产品描述36Mb SigmaQuad-II Burst of 4 SRAM
产品类别存储    存储   
文件大小863KB,共37页
制造商GSI Technology
官网地址http://www.gsitechnology.com/
下载文档 详细参数 全文预览

GS8342D09E-200概述

36Mb SigmaQuad-II Burst of 4 SRAM

GS8342D09E-200规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称GSI Technology
零件包装代码BGA
包装说明LBGA,
针数165
Reach Compliance Codecompli
ECCN代码3A991.B.2.B
最长访问时间0.45 ns
其他特性PIPELINED ARCHITECTURE
JESD-30 代码R-PBGA-B165
长度17 mm
内存密度37748736 bi
内存集成电路类型STANDARD SRAM
内存宽度9
湿度敏感等级3
功能数量1
端子数量165
字数4194304 words
字数代码4000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织4MX9
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
认证状态Not Qualified
座面最大高度1.4 mm
最大供电电压 (Vsup)1.95 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度15 mm

文档预览

下载PDF文档
Preliminary
GS8342D08/09/18/36E-333/300/250/200/167
165-Bump BGA
Commercial Temp
Industrial Temp
Features
• Simultaneous Read and Write SigmaQuad™ Interface
• JEDEC-standard pinout and package
• Dual Double Data Rate interface
• Byte Write controls sampled at data-in time
• Burst of 4 Read and Write
• 1.8 V +100/–100 mV core power supply
• 1.5 V or 1.8 V HSTL Interface
• Pipelined read operation
• Fully coherent read and write pipelines
• ZQ pin for programmable output drive strength
• IEEE 1149.1 JTAG-compliant Boundary Scan
• 165-bump, 15 mm x 17 mm, 1 mm bump pitch BGA package
• RoHS-compliant 165-bump BGA package available
• Pin-compatible with present 9Mb and 18Mb and future 72Mb
and 144Mb devices
36Mb SigmaQuad-II
Burst of 4 SRAM
167 MHz–333 MHz
1.8 V V
DD
1.8 V and 1.5 V I/O
Bottom View
165-Bump, 15 mm x 17 mm BGA
1 mm Bump Pitch, 11 x 15 Bump Array
C clock inputs. C and C are also independent single-ended
clock inputs, not differential inputs. If the C clocks are tied
high, the K clocks are routed internally to fire the output
registers instead.
Because Separate I/O SigmaQuad-II B4 RAMs always transfer
data in four packets, A0 and A1 are internally set to 0 for the
first read or write transfer, and automatically incremented by 1
for the next transfers. Because the LSBs are tied off internally,
the address field of a SigmaQuad-II B4 RAM is always two
address pins less than the advertised index depth (e.g., the 2M
x 18 has a 512K addressable index).
SigmaQuad™ Family Overview
The GS8342D08/09/18/36E are built in compliance with the
SigmaQuad-II SRAM pinout standard for Separate I/O
synchronous SRAMs. They are 37,748,736-bit (36Mb)
SRAMs. The GS8342D08/18/36E SigmaQuad SRAMs are
just one element in a family of low power, low voltage HSTL
I/O SRAMs designed to operate at the speeds needed to
implement economical high performance networking systems.
Clocking and Addressing Schemes
The GS8342D08/09/18/36E SigmaQuad-II SRAMs are
synchronous devices. They employ two input register clock
inputs, K and K. K and K are independent single-ended clock
inputs, not differential inputs to a single differential clock input
buffer. The device also allows the user to manipulate the
output register clock inputs quasi independently with the C and
Parameter Synopsis
- 333
tKHKH
tKHQV
3.0 ns
0.45 ns
-300
3.3 ns
0.45 ns
-250
4.0 ns
0.45 ns
-200
5.0 ns
0.45 ns
-167
6.0 ns
0.50 ns
Rev: 1.02 8/2005
1/37
© 2003, GSI Technology
Specifications cited are subject to change without notice. For latest documentation see http://www.gsitechnology.com.
新型以太网交换芯片实现
Bor ad co m公司新近推出的第三代高集成度以太网交换芯片架构StrataXGSm与其前两代产品相比,具有极高的集成度、采用了嵌人式安全技术、增加了IPv6路由功能和无线局域网(WLAN)技术...
xtss PCB设计
【R7F0C809】定时器—秒表
定时器初始化及中断处理。需要关注运行时钟fclk(20Mhz)及定时器数据寄存器(TDR00H、TDR00L)。定时器间隔 = 49999/20000000 = 2.5ms。 #pragma interrupt INTTM00 R_TAU0_Channel0_Interrup ......
ltbytyn 瑞萨MCU/MPU
【T叔藏书阁】USB3.1相关资料专辑 10册 55.5M
本帖最后由 tyw 于 2015-12-16 14:30 编辑 ~~~~~分享一些USB3.1相关资料,对USB3.1有兴趣想要学习了解的可以来下载看看罗~~~~~ USB3.1Type-C接口定义 27页 4.1M USB3.1typeC设计资料 1 ......
tyw 下载中心专版
卖书卖书,顺便散分!
当面交易,本人是在西安上学的研究生,在西安的朋友可以看看! Altera FPGA\CPLD设计(基础篇) 王诚、吴继华、范丽珍、薛宁 人民邮电出版社 原价45.00 现价20.00 8成新 Xilinx ISE 9.X F ......
zgl7903 嵌入式系统
智能电视或将改变中国消费电子产业链
本帖最后由 jameswangsynnex 于 2015-3-3 19:59 编辑 距5月21日谷歌联合索尼、英特尔发布了其智能电视产品仅10天,TCL集团即率先在国内研制成功基于Android操作系统的智能电视。谷歌公司投入巨 ......
探路者 消费电子
【藏书阁】电子技术基础教程 (实验部分)
38266 目录: 第一章 绪论 第一节 电子技术基础实验须知 一、电子技术基础实验的目的和意义 二、电子技术基础实验的一般要求 三、误差分析 四、实验故障分析与处理 第二节 电子测量 ......
wzt 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1702  438  378  873  543  35  9  8  18  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved