电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC183M000DG

产品描述LVPECL Output Clock Oscillator, 183MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC183M000DG概述

LVPECL Output Clock Oscillator, 183MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC183M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率183 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
是否请问在EVC中如何使用Directx
我想在EVC中使用Directx,请高手指点一下整个过程以及需要注意得地方。...
JIAOYANGJITUAN 嵌入式系统
keil和芯片包
keil和芯片包 1.固件库和lib分别是在哪里增加呢?比如要增加一个.c文件 2.不同的芯片有不同的芯片包,安装是否成功,在keil里面怎么识别? 3.如果keil里面找不到需要的芯片型号,需要 ......
QWE4562009 单片机
RX3400 Application Note
對於操作在50Ω的系統而言, 四分之一波長單阜(quarter wave length dipole)天線的阻抗約為37Ω, 所以欲得到50Ω的天線, 可依照下列公式得到天線長度: ...
rain Microchip MCU
应怎样设计甚低频(<1Hz)微分器,以尽量减少输出噪声?
传统的微分器采用在输入端串联Rs-Cs,并在运算放大器附近并联Rf-Cf。但是没有“适合所有的”解决办法,因此这个解决方法非常麻烦。为尽量减少噪音需要尝试更多Rs或Cf。微分器的输出含有噪 ......
fish001 模拟与混合信号
公司直招-智能联网汽车安全产品销售人员(工作地点:上海或北京)
公司名称: VisualThreat车联网信息安全公司VisualThreat公司是国内最早涉足汽车安全领域的高科技创业公司。总部美国硅谷,分支在上海,北京和底特律。2016年给车联网安全带来了机遇,汽车安 ......
zhl3717080 求职招聘
华为Verilog 入门教材
共享给坛友,这是好书!...
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2600  2732  107  755  1905  47  26  20  48  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved